## СКВОЗНОЕ ПРОЕКТИРОВАНИЕ ФУНКЦИОНАЛЬНЫХ УЗЛОВ РЭС НА ПЕЧАТНЫХ ПЛАТАХ В САПР ALTIUM DESIGNER 6

Санкт-Петербург 2008 Федеральное агентство по образованию Санкт-Петербургский государственный электротехнический университет "ЛЭТИ"

В. Ю. СУХОДОЛЬСКИЙ

## СКВОЗНОЕ ПРОЕКТИРОВАНИЕФУНКЦИОНАЛЬНЫХ УЗЛОВ РЭС НА ПЕЧАТНЫХ ПЛАТАХ

### В САПР ALTIUM DESIGNER 6

Учебное пособие Часть 1

Санкт-Петербург 2008

```
УДК 621.____
ББК
С
```

Суходольский В.Ю.

С\_\_\_\_ Сквозное проектирование функциональных узлов РЭС на печатных платах в САПР Altium Designer 6. Часть 1.: Учебное пособие. СПб.: Изд-во СПбГЭТУ "ЛЭТИ", 2008. 148 с.

ISBN \_\_\_\_\_.

Дается обзор основных возможностей интегрированной САПР функциональных узлов РЭС на печатных платах Altium Designer 6 и рассматриваются практические приемы работы в процессе выполнения этапов сквозного конструкторского проектирования функциональных узлов РЭС на печатных платах. Предназначено для студентов направлений 210200 "Радиотехника" и 210201 "Проектирование и технология электронных средств", а также может быть полезно инженерам и конструкторам НИИ и КБ радиоэлектронного профиля.

> УДК 621.\_\_\_\_\_ ББК \_\_\_\_\_

Рецензенты: кафедра ТиМ СПбГУТ им. проф. М. А. Бонч-Бруевича; д-р техн. наук, проф. П. П. Бескид (Российский государственный гидрометеорологический университет).

> Утверждено редакционно-издательским советом университета в качестве учебного пособия

#### введение

Программные продукты САПР австралийской фирмы Protel Technologies, предназначенные для проведения сквозного проектирования функциональных узлов РЭС известны с 90-х гг. На рынок последовательно выходили версии Tango PRO, Protel 99 SE (1999 г.), Protel DXP (2002-2004 гг.). Права на продукты Protel в 2005 г. перешли к фирме Altium Ltd., и в настоящее время версия Protel DXP [1], получившая определенное развитие, вышла на рынок под именем Altium Designer 6. Это современная мощная "сквозная" САПР, превосходящая многие другие по эффективности.

Отличительной особенностью ее является возможность проектировать функциональные узлы на микросхемах программируемой логики (ПЛИС или FPGA, в англоязычной лексике). Для этого используется как обычный, схемный ввод исходных данных, так и ввод описания логики на языке описания схем VHDL. Это позволяет модернизировать проекты, ранее разработанные на микросхемах малой и средней степени интеграции, выполнив их на ПЛИС, и разрабатывать новые проекты на ПЛИС непосредственно в среде Altium Designer. Допускается также импорт входных данных из других САПР, например, P-CAD, OrCAD, PADS и др.

Фирма Altium Ltd, обладающая также правами на продукты P-CAD, в 2006-м году приняла решение прекратить дальнейшее развитие продуктов P-CAD, заканчивая версией 2006, полностью перейти на Altium Designer 6 и в дальнейшем развивать только этот продукт. Фирма при этом заверяет пользователей, обладающих лицензией на P-CAD, что, благодаря развитым средствам конверсии форматов данных, они не испытают неудобств и не потерпят ущерба при переходе с P-CAD на Altium Designer.

Показатели популярности различных САПР в нашей стране (табл. 1), определенные по результатам опроса 330 отечественных специалистов, занятых проектированием печатных плат, не отражают оптимизма фирмы Altium Ltd. Данные приведены выборочно: всего опрос касался более 20 различных САПР. Видим, что продукты семейства Protel пользуются определенной популярностью, но Altium Designer 6 пока не использовал ни один из 330 опрошенных. Эти сведения были опубликованы в 2006 г. на форуме Интернетсайта <u>www.pcad.ru</u>.

Данных по приверженности зарубежных специалистов тому или иному семейству продуктов САПР авторам найти не удалось, однако, дискуссия на

форуме сайта производителя, *www.altium.com* показывает определенную озабоченность разработчиков перспективой отказа от продукта P-CAD.

Таблица 1.

| САПР                | К-во ответов | Процент |
|---------------------|--------------|---------|
| PCAD 20002006       | 165          | 47.01%  |
| ORCAD (Cadence)     | 41           | 11.68%  |
| Protel DXP (Altium) | 28           | 7.98%   |
| Protel 99SE         | 17           | 4.84%   |

Представляется, что возможность выполнения проектов с использованием интегральных микросхем программируемой логики (ПЛИС, они же FPGA) в интегрированной среде Altium Designer даст этому программному комплексу преимущества перед конкурентами и изменит приведенное соотношение в пользу продуктов Altium Designer.

При всех своих достоинствах, Altium Designer 6, однако, как и другие "электронные" САПР, не дает возможности провести полный цикл сквозного проектирования изделия, включающий этап выпуска конструкторской документации по ЕСКД. Конечным результатом работы "электронных" САПР является интегральный графический образ печатной платы и файлы управляющей информации для автоматизированного производства печатных плат. Этой информации достаточно для "бездокументного " производства, однако, принятые на производстве системы ведения рабочей конструкторской документации предполагают, кроме этого, выпуск комплекта рабочей конструкторской документации на "твердом" (бумажном), или "электронном" носителе – в виде файлов в памяти ЭВМ. Проведенные в 2006 г. обновления ЕСКД устанавливают равноправный статус электронных и бумажных конструкторских документов, не отменяя при этом последние.

Для выполнения этой части сквозного проектирования приходится пользоваться связками САПР, одни из которых выполняют разработку "электронной" части радиоэлектронного функционального узла (РЭФУ), а другие – "машиностроительную" часть сквозного проекта.

Здесь мы не рассматриваем еще один – технологический этап проектирования, выполнение которого представляет самостоятельную сложную задачу и обеспечивается своими специализированными САПР, требующими описания в отдельных учебных пособиях. В предлагаемом учебном пособии рассмотрим основные функции и приемы работы по проектированию радиоэлектронных функциональных узлов в среде Altium Designer 6.

#### 1. Состав и основные функции Altium Designer 6

Рассмотрим состав интегрированной САПР радиоэлектронных функциональных узлов Altium Designer 6 и охарактеризуем основные функции входящих в нее компонентов [2].

1. Интегрирующая оболочка DXP (аббревиатура от Design eXPlorer), организующая среду проектирования и объединяющая составные части выполняемой разработки в проект.

2. Базовые средства проектирования (Foundation). К базовым средствам относятся следующие компоненты Altium Designer 6:

- средства формирования библиотек компонентной базы;
- средства просмотра и редактирования электрической схемы;
- средства PSpice и XSPICE схемотехнического моделирования;
- средства моделирования логики на основе VHDL-описаний;

• средства Signal Integrity – анализа, на этапе разработки электрической схемы, расщеплений фронтов сигналов быстродействующей логики за счет отражений волны на концах печатных проводников;

• средства подготовки монтажного поля печатной платы, определения структуры слоев платы, правил выполнения печатного монтажа, импорта описания схемы (Netlist) из схемного редактора;

• средства просмотра и распечатки проекта печатной платы;

• средства CAM File Viewer – импорта и просмотра файлов механической обработки и фотошаблонов.

2. Средства проектирования печатной платы (Board Implementation):

• графический редактор печатной платы PCB Layout – размещение и редактирование объектов на печатной плате, использование библиотек компонентов, ручное, интерактивное и авторазмещение, интерактивная трассировка, трассировка дифференциальных пар и др.;

• автотрассировщик Situs – автотрассировка печатной платы;

• средства Signal Integrity – анализа паразитных эффектов (расщепления сигналов и наводок в печатном монтаже) на стадии проектирования печати; • средства формирования управляющей информации для производственного оборудования – файлы в формате фотоплоттера Gerber, файлы данных для сверловки (NC Drill), файлы в обменном формате ODB++;

• редактор САМ-файлов – импорт и редактирование фотошаблонов, данных сверловки и фрезерной обработки, экспорт управляющей информации;

• средства разработки аппаратной части JTAG-интерфейса программирования ПЛИС.

3. Средства проектирования устройств со встроенным интеллектом (Embedded Intelligence Implementation) включают:

• библиотеки ориентированных на реализацию в ПЛИС базовых логических элементов, генераторов, логических анализаторов, интерфейсных адаптеров и др.;

• средства реализации в ПЛИС процессорного ядра микроконтроллеров и оболочки дискретных процессоров на основе библиотеки функциональных аналогов ряда распространенных микроконтроллеров и моделей процессорного ядра;

• смешанные средства синтеза и моделирования логики ПЛИС – на основе схемного ввода, VHDL или Verilog HDL описаний логики;

• средства программно-аппаратной реализации JTAG-интерфейса программирования ПЛИС.

Третья группа средств отличает Altium Designer 6 от большинства распространенных универсальных интегрированных САПР радиоэлектронных функциональных узлов.

Следует отметить, что Altium Designer 6 не в состоянии выполнить полный цикл синтеза логики ПЛИС, включая выбор семейства микросхем, упаковку логики в выбранную микросхему ПЛИС (компиляцию), формирование данных для программирования встроенной памяти и "прошивки" ПЛИС. Функции Altium Designer 6 позволяют синтезировать и промоделировать логику проекта, в результате чего формируются выходные данные в обменном формате EDIF. Эти данные передаются в специализированные САПР производителей компонентной базы ПЛИС (Vendor Tools) фирм Altera, Actel, Lattice, Sharp, Xilinx – в зависимости от выбранного для реализации проекта семейства ПЛИС. Результатом работы этих специализированных САПР являются данные о коммутации логических сигналов проекта на

выводы выбранной ПЛИС и данные для программирования ПЛИС в аппаратуре пользователя или на программаторе. Эти данные возвращаются в Altium Designer, где выполняется окончательная проработка проекта – включение ПЛИС в состав полной электрической принципиальной схемы, размещение компонентов на монтажном поле и трассировка печатного монтажа.

#### **2. ПРОЕКТ ALTIUM DESIGNER**

Базовой концепцией формирования данных, вырабатываемых в Altium Designer 6 и относящихся к одному объекту того или иного вида, является проект. Проект представляет собой текстовый файл-оболочку, объединяющую иерархически организованный набор документов, предполагающих воплощение их в единственном объекте.

#### 2.1. Виды проектов Altium Designer

В Altium Designer 6 поддерживается несколько видов проекта [2].

1. Проект печатной платы (PCB Project). В графическом схемном редакторе на основе библиотек компонентной базы строится электрическая принципиальная схема, проводится схемотехническое моделирование. Описание схемы передается в графический редактор печатной платы, в котором строится контур печатной платы, задается число и свойства слоев печати, правила выполнения трассировки, выполняется импорт описания схемы, размещение компонентов на монтажном пространстве, трассировка печатного монтажа, формируются стандартные файлы выходных данных для изготовления печатной платы, сборки и монтажа функционального узла. Документы проекта объединяются оболочкой с именем файла \*.PrjPcb.

2. Проект ПЛИС (FPGA Project). Имя файла оболочки проекта \*.PrjFpg. Разработка начинается с формирования схемного или HDL-описания логики проектируемого устройства. В проект вводятся файлы, в которых содержатся ограничения, связанные с выбором семейства и типа ПЛИС, определяется коммутация входов и выходов логических сигналов на выводы выбранной ПЛИС, задаются требования к рабочей частоте, подключению внешних тактовых сигналов и т.п. Заданная логика компилируется в комбинации логических ячеек нижнего уровня внутренней структуры ПЛИС. Результаты логического синтеза выдаются в виде описания в конструкциях языка обменного формата EDIF. После этого данные EDIF-формата передаются в специализированные САПР производителя выбранного семейства ПЛИС, в которой программируется коммутация логических ячеек и блоков внутренней структуры ПЛИС и вывод логических сигналов на физические контакты выбранной микросхемы. Вырабатываются управляющие файлы для программирования ПЛИС в аппаратуре пользователя или на специальном программаторе. В результате микросхема ПЛИС может быть запрограммирована и протестирована на стенде.

На этом выполнение собственно проекта ПЛИС завершается. Однако, запрограммированная микросхема не может висеть в воздухе: в любой аппаратуре пользователя ПЛИС бывает окружена целым рядом компонентов – резисторов, конденсаторов, микросхем более низкой степени интеграции или еще нескольких ПЛИС, электрическими соединителями и т.п. Поэтому завершающей стадией реализации такого проекта является исполнение всего такого устройства в виде ячейки (модуля) на печатной плате, т.е. выполнение проекта печатной платы, на которой ПЛИС выступает как обычный компонент, наравне с остальными.

3. Интегрированная библиотека. Имя файла оболочки \*.LibPkg; имя файла библиотеки \*.IntLib. В редакторе библиотек формируются наборы схемных символов (УГО) электрорадиокомпонентов, определяются ссылки на модели компонента. В качестве модели выступает топологическое посадочное место (ТПМ), также формируемое в среде редактора библиотек, модели для схемотехнического моделирования, модели для анализа целостности сигнала – расщепления фронтов логических сигналов в быстродействующих устройствах за счет отражений от концов печатного проводника, а также трехмерные геометрические модели компонентов. Файлы описаний моделей, либо ссылки с указанием пути к ним, включаются в структуру библиотечного пакета \*.LibPkg. После этого выполняется компиляция компонентов библиотечного пакета в единый файл интегрированной библиотеки.

4. Встроенный проект (Embeded Project). Имя файла оболочки \*. PrgEmb. Это набор проектных документов, образующих программное приложение. Исходный текст программы и/или подпрограмм формируется в конструкциях языка С или Ассемблера, компилируется в объектные модули; подпрограммы связываются в исполняемый модуль в машинном коде, готовый для загрузки в выбранный процессор или микроконтроллер.

5. Проект ядра (Core Project). Имя файла оболочки \*. PrjCor. По существу, это первая половина ПЛИС-проекта, заканчивающаяся формированием графического схемного символа и описания логики в формате EDIF.

6. Скрипт-проект (\*.PrjScr). Программирование в среде Altium Designer, имеющее целью модификацию объектов в других открытых проектах. Для управления используется интерфейс программирования приложений API (DXP Application Programming Interface).

#### 2.2. Создание нового проекта

Рассмотрим процедуру создания нового проекта на примере проекта печатной платы [3].

1. Щелчком на закладке System в правом нижнем углу главного окна программы активизировать "всплывающее" (Pop-up) меню и указать в нем команду Projects. Открывается плавающая панель Projects, в главном поле которой отображена иерархия ранее открытых проектов (рис. 2.1).

| Projects                     |      |          | ▼ X |  |  |  |  |
|------------------------------|------|----------|-----|--|--|--|--|
| Workspace1.DsnWrk            | Wo   | rksp     | ace |  |  |  |  |
|                              | P    | rojec    | st  |  |  |  |  |
| ⊙ File View O Structure Edil | tor  |          |     |  |  |  |  |
|                              | •    | ß        | •   |  |  |  |  |
| Brack S_K1533.LIBPKG         |      |          |     |  |  |  |  |
| Source Documents             |      |          |     |  |  |  |  |
| S_K1533.PCBLIB               |      |          |     |  |  |  |  |
| S_K1533.SchLib               |      | ß        |     |  |  |  |  |
| 🗆 🗋 Generated                |      |          |     |  |  |  |  |
| E      Text Documents        |      |          |     |  |  |  |  |
| 📝 S_K1533.LOG                |      |          |     |  |  |  |  |
| E C Free Documents           |      |          |     |  |  |  |  |
| C Source Documents           |      |          |     |  |  |  |  |
| E PCB_17x11.PcbD             | oc * | <b>H</b> |     |  |  |  |  |
| Sheet1.SchDoc *              |      | Ê        |     |  |  |  |  |
|                              |      |          |     |  |  |  |  |
|                              |      |          |     |  |  |  |  |

Рис. 2.1

2. В главном меню Altium Designer активизировать команду File>>New>>Project>>PCB Project.

В диалоговом окне Select Project Туре указать тип проекта – Protel PCB или P-CAD PCB.

В дереве проектов в главном поле панели Projects появляется новый узел с именем. PCB Project1. PrjPcb.

3. Активизировать команду главного меню File>>Save As и сохранить файл нового проекта в дисковой памяти компьютера с новым именем, например, PCB\_Filter.PrjPcb.

#### 2.3. Включение документов в проект

Документы, создаваемые в Altium Designer 6 могут быть как связаны, так и не связаны с конкретным проектом. В последнем случае они носят статус "свободных" и, так же, как связанные, отображаются в плавающей панели Projects, в ветви Free Documents.

Для включения документов в проект:

1. Указать курсором на имя проекта в плавающей панели Projects и щелчком правой клавиши мыши вызвать контекстное меню (рис. 2.2), в котором активизировать команду Add New to Project или Add Existing to Project.

| Projects Workspace1.DsnWrk  File View O Structure Editor  PCB_Filter.PrjPcb * |          | Workspace<br>Project<br>Project<br>Project<br>Project<br>Project<br>Project<br>Project | 1                  |                                                        |
|-------------------------------------------------------------------------------|----------|----------------------------------------------------------------------------------------|--------------------|--------------------------------------------------------|
| Source Documents     Filter.SchDoc (1)     PCB 17v11 PebDoc (5)               | J<br>    | Add New to Project                                                                     |                    | <u>O</u> ther Ctrl+N                                   |
| Libraries     PCB Library Documents                                           | ß        | Add Existing to Project<br>Save Project                                                | -<br>89            | <u>S</u> chematic<br><u>P</u> CB                       |
| FCbLib1.PcbLib (3)                                                            |          | Save Project As<br>Open Project Documents                                              | <del>වි</del><br>න | <br>Schematic Library<br>PCB Library                   |
| Documentation     Documentation     Documents     Doc1.Txt (4)                |          | Hide All In Project<br>Close Project Documents                                         |                    | <u>C</u> AM Document                                   |
|                                                                               |          | Close Project<br>Explore                                                               |                    | Outp <u>u</u> t Job File<br>Database Lin <u>k</u> File |
| □ AT_ESKD_Test.schDoo<br>□ □ □ PCB1.PcbDoc (2)<br>□ □ □ PCB2.PcbDoc (3)       | <b>,</b> |                                                                                        |                    | Text Document                                          |
| Files Projects Libraries                                                      | थ्       | View C <u>h</u> annels<br>Assembly <u>V</u> ariants                                    |                    |                                                        |
|                                                                               | <b>₽</b> | Version Control                                                                        |                    |                                                        |



2. В первом случае открывается контекстное меню следующего, нижнего уровня с перечнем возможных типов подключаемого документа:

- Schematic схемный документ;
- РСВ файл проекта печатной платы;
- Schematic Library библиотека схемных символов;
- PCB Library библиотека топологических посадочных мест;
- CAM Document документ САМ-программы;
- Output Job File файл выходных данных для обработки;
- Database Link File файл-указатель связи с базой данных;
- Text Document текстовый документ;
- Other прочие документы.

3. В случае подключения существующего документа (Add Existing to Project) открывается стандартная процедура поиска файла. Найденный файл включается в состав документов проекта.

В обоих случаях имя файла подключенного документа включается в дерево документов проекта. В случае подключения графических документов – схемного файла, файла печатной платы, библиотеки схемных символов или посадочных мест одновременно с появлением имени документа в дереве проекта открывается лист соответствующего графического редактора – пустой либо занятый объектами подключенного документа.

4. Сохранить подключенные к проекту новые (пустые) документы, указывая на них, по очереди, курсором и активизируя каждый раз команду главного меню File>>Save As.

5. Для исключения документа из состава проекта щелчком правой клавишей на имени документа в дереве проекта активизировать контекстное меню и указать в нем команду Remove from Project.

#### 2.4. Работа с документами проекта

Каждый документ, подключенный к проекту, хранится в памяти компьютера под своим именем, а файл-оболочка проекта (\*.PrgPcb) устанавливает связи между документами проекта, так, что все документы становятся доступными при открытии файла проекта.

Документ делается активным по щелчку правой клавиши мыши на имени документа в дереве плавающей панели Projects. Активизируется как свободный, так и принадлежащий тому или иному проекту документ. Имя документа выделяется белым на темном фоне. Одновременно активизируется контекстное меню, командами которого можно вносить изменения в данный активный документ. Одновременно с активизацией документа активизируется и проект, которому документ принадлежит, либо узел Free Documents, если активизируется свободный документ.

Активизация проекта достигается тем же способом. Проект делается активным по щелчку правой клавиши мыши на имени проекта в плавающей панели Projects. Имя проекта выделяется белым на темном фоне.

Одновременно активизируется контекстное меню, командами которого можно вносить изменения в данный активный проект. При этом может оставаться активным документ другого, активизировавшегося до этого, проекта.

Один и тот же документ может быть подключен к неограниченному числу проектов и вызываться из каждого проекта для разработки и редактирования. При этом нужно быть осторожным. Документ, отредактированный в одном проекте, при использовании в других проектах приносит с собой внесенные изменения, что не всегда может быть приемлемо. Не помогает и простое переименование документа.

Использование команды File>>Save As не отвечает данной задаче, поскольку при простом сохранении файла под новым именем в проекте автоматически обновляются связи, в результате чего документ с новым именем становится принадлежностью сразу всех открытых в текущий момент проектов.

Поэтому перед редактированием следует сохранить резервную копию документа командой главного меню File>>Save Copy As. В этом случае копия документа сохраняется по указанному адресу, а исходный документ остается связанным с проектом.

Отметим также, что дерево документов в плавающей панели Projects показывает логическую связь документов проекта и никак не отражает локализацию документов в памяти компьютера. Для выяснения физической локализации документов активного проекта следует щелчком мыши активизировать в правом нижнем углу главного окна программы команду System>> Storage Manager. Открывается плавающая панель Storage Manager (рис. 2.3), в которой отображаются пути к документам в файловой системе компьютера.

Щелчком правой клавиши мыши на имени документа вызывается контекстное меню, позволяющее выполнить с документом ряд стандартных действий, предусмотренных в ОС MS Windows – открыть документ, переименовать, обновить, удалить его, образовать копию в буфере обмена и т.д.

| Storage Manager                              |                     |      |             |          |                 |                      | <b>~</b> >                 |
|----------------------------------------------|---------------------|------|-------------|----------|-----------------|----------------------|----------------------------|
| PCB_Filter.PrjPcb                            | All Files           |      |             |          |                 |                      |                            |
| Folders                                      | File                | Size |             | Kind     | Δ               | Date Modified        | Status                     |
| ⊡·C, aD_6                                    | 💼 PCB_Filter.PrjPcb |      | 26 231      |          | PcbProject      | 30.03.2007 19:58:2   | 2 Version control disabled |
|                                              | 🕞 Filter.SchDoc     |      | 6 144       |          | SCH             | 30.03.2007 12:58:5   | ) Version control disabled |
| History                                      |                     |      |             |          | Open            |                      |                            |
| History                                      |                     |      |             |          | <u>D</u> elete  |                      |                            |
|                                              |                     |      |             |          | <u>R</u> ename  |                      |                            |
| IC History                                   |                     |      |             |          | Refresh         |                      |                            |
|                                              |                     |      |             |          | Only Show File: | s in Current Project |                            |
|                                              | F:\AD_6\Projects    |      |             |          | ⊆ору            |                      | w Files in Current Project |
| VCS Revi                                     | sions               |      |             |          | Paste           |                      |                            |
| Revision Time U                              | sername Comment     | :    | Label       |          | Purge History   |                      |                            |
|                                              |                     |      | O Document  |          |                 |                      | 50                         |
|                                              |                     |      | O Last Save | d Conter | its             | 30.03.2007 12:58:    | 50                         |
|                                              |                     |      |             |          |                 |                      |                            |
|                                              |                     |      |             |          |                 |                      |                            |
|                                              |                     |      |             |          |                 |                      |                            |
|                                              |                     |      |             |          |                 |                      |                            |
|                                              |                     |      |             |          |                 |                      |                            |
| Files / Projects / Libraries / <b>Storag</b> | e Manager /         |      |             |          |                 |                      |                            |

Рис. 2.3

Дальнейшее изложение начнем с рассмотрения вопросов обеспечения проектных процедур библиотеками компонентной базы.

#### 3. Библиотеки компонентной базы

#### 3.1. Базовые концепции библиотечного обеспечения

Залогом успешного выполнения проекта радиоэлектронного функционального узла является обеспеченность библиотеками компонентной базы.

Концепции библиотечного обеспечения Altium Designer 6 имеет и сходство и отличия от концепции, принятой в семействе САПР P-CAD 200х [4].

Как обычно, компонент представляет собой тот базовый "кирпичик", из которых составляется проект радиоэлектронного функционального узла. При выполнении разных этапов работы над проектом компонент описывается поразному: в электрической схеме используется так называемый логический символ, при проектировании печатной платы используется топологическое посадочное место (ТПМ), в схемотехническом моделировании компонент представлен SPICE или XSPICE-моделью, при анализе целостности сигнала компонент представлен IBIS-моделью своих входных и выходных цепей, при объемном проектировании функционального узла компонент представлен трехмерной геометрической моделью (3D model). Все эти представления компонента, за исключением логического символа, объединяются понятием "модель".

Наличие полной совокупности этих представлений для каждого компонента не обязательно, но в качестве отправной точки проектирования обяза-

тельно представление компонента своим логическим символом. Это то минимальное представление, без которого невозможно начать разработку электрической принципиальной схемы. Логический символ является элементом библиотеки схемного редактора. Он включает условно-графическое обозначение (УГО) и электрические контакты, может быть односекционным или многосекционным.

Таким образом, полное описание электронных компонентов в Altium Designer 6 складывается из трех самостоятельных описаний:

• элемента библиотеки схемных символов \*.SchLib (в отечественной лексике – УГО);

• элемента библиотеки топологических посадочных мест \*. PCBLib;

• файлов описания модели – SPICE-модели аналогового компонента, XSPICE-модели цифрового компонента и/или IBIS-модели для анализа паразитных эффектов в печатном монтаже (целостности сигнала).

Элемент схемной библиотеки, кроме непосредственно УГО и описания электрических контактов, содержит ссылку на "модель". Модель представляет собой иерархическую структуру, объединяющую ссылки на две последние составные части полного описания компонента.

Библиотечные описания символа и посадочного места могут использоваться в проектировании самостоятельно, либо могут быть скомпилированы в интегральную библиотеку. Преимуществом интегральной библиотеки является ее компактность, возможность автоматически извлекать в проект составные части интегрированного образа в зависимости от того, ведется проектирование электрической схемы или печатной платы, либо моделирование, а также невозможность редактирования компонентов интегральной библиотеки. Компонент может быть открыт для редактирования из интегральной библиотеки командой Extract Sources.

#### 3. 2. Создание новой интегральной библиотеки

1. Для создания интегральной библиотеки [5] активизировать команду главного меню File>>New>>Project>>Integrated Library. По этой команде образуется библиотечный пакет с именем Integrated\_Library1.LibPkg. Этот пакет имеет статус проекта, его имя отображается в плавающей панели Projects.

2. Переименовать и сохранить образованный пакет в дисковой памяти. Для этого щелчком правой клавиши мыши на его имени в панели Projects активизировать в плавающем контекстном меню команду Save Projects As, ввести с клавиатуры новое имя, например, Transistor.LibPkg (расширении имени указывать не обязательно – оно присваивается автоматически).

3. Добавить в созданный библиотечный пакет новую (пустую) библиотеку схемных символов. Для этого щелчком правой клавиши мыши на имени проекта Transistor.LibPkg активизировать плавающее контекстное меню и указать в нем команду Add New to Project>>Schematic Library. В дереве проекта открывается новый узел – библиотека с именем SchLib1.SchLib; в главном окне программы открывается пустой лист редактирования схемного компонента Component\_1.

4. Активизировать в главном меню File команду Save As, переименовать и сохранить файл схемной библиотеки с именем, например, Transistor.SchLib.

5. Активизировать в строке статуса панель-закладку SCH>>Library. Открывается пустая плавающая панель редактирования SCH Library.

#### 3.2.1. Формирование схемных компонентов

Формирование нового компонента может начинаться по команде главного меню Tools>>New Component, но в нашем случае, поскольку уже открыта панель редактирования SCH Library с пустым шаблоном Component\_1, можно просто переименовать его и начать процедуру формирования логического символа схемной библиотеки, например, NPN-транзистора.

1. Указать курсором имя Component\_1 и активизировать команду главного меню Tools>>Rename Component. Внести имя NPN в поле имени окна Rename Component и завершить переименование щелчком OK.

2. Установить точку привязки графики УГО в центр окна редактирования командой главного меню Edit>>Jump>>Origin (горячие клавиши J, O). На графическом экране окна редактирования эта точка помечается перекрестием. Вокруг этой точки обычно строится вся графика УГО. В дальнейшем, при вызове логических символов из библиотеки и размещении их на поле электрической схемы, программа ведет символ за электрическую "горячую точку" – окончание линии электрического контакта, ближайшего к точке привязки графики.

3. Активизировать команду главного меню Tools>>Document Options и настроить в диалоговом окне Library Editor Workspace (Рис. 3.1) основные элементы рабочего пространства редактора библиотек:

- Units систему единиц измерения установим метрическую систему единиц;
- Grids>>Snap сетку захвата при построении графики;
- Grids>>Visible сетку, видимую на экране.

В нашем частном случае целесообразно установить шаг сетки захвата 0,5 мм, а шаг видимой сетки 5 мм.

| Library Editor Workspace                                                                        |                                                        | ? ×                                                                                                   |
|-------------------------------------------------------------------------------------------------|--------------------------------------------------------|-------------------------------------------------------------------------------------------------------|
| Library Editor Options Units                                                                    |                                                        |                                                                                                       |
| Options<br>Style Standard<br>Size E<br>Orientation Landscape<br>Show Border<br>Show Hidden Pins | Custom Size<br>✓ Use Custom Size<br>× 400mm<br>Y 400mm | Colors       Border       Workspace       Grids       Image: Strap       Snap       Smm       Visible |
| Library Description —                                                                           |                                                        | OK Cancel                                                                                             |

Рис. 3.1

4. Вычертить в окне графического редактирования УГО NPNтранзистора.

При создании УГО дискретных аналоговых компонентов по ЕСКД необходимо сформировать графику УГО и разместить электрические контакты схемного элемента (символа) в узлах сетки, единой для всех, как аналоговых, так и цифровых компонентов. В качестве такой оптимальной сетки при проектировании электрических схем по ЕСКД целесообразно использовать сетку с шагом 5 мм. Именно в таком модульном шаге формируются, в соответствии с ГОСТ 2.743-91 и ГОСТ 2.759-82, УГО аналоговых и цифровых интегральных микросхем. При таком подходе электрические контакты компонентов и проводники линий связи электрической принципиальной схемы оказываются в узлах единой сетки. Такой выбор не противоречит требованиям ЕСКД к выполнению электрических схем: правила выполнения схем (ГОСТ 2.701-84, ГОСТ 2.702-75) не регламентируют расстояния между проводниками. Указывается только, что расстояние между линиями связи в электрических схемах не должно быть менее 2 мм. 16 Рассмотрим особенности формирования схемного символа на примере биполярного транзистора. В соответствии с ГОСТ 2.730-73 УГО биполярного транзистора формируется геометрическим построением. В круге диаметром 12 или 14 мм под углом 60° друг к другу и симметрично относительно диаметра строятся два луча. Размер "А" между исходной точкой лучей и точкой их пересечения с окружностью составляет 9 или 11 мм и определяет все остальные размеры УГО. Линия базы транзистора строится на расстоянии 0,5А от исходной точки лучей и имеет длину, также равную A (рис. 3.2, а).



При таком построении УГО координаты точек сопряжения элементов графики выражаются иррациональными числами. Программа, конечно, округляет эти координаты до значения младшего разряда машинного слова, но все равно точки присоединения проводников схемы не попадают в узлы приемлемой сетки проектирования.

Изменением ИУС № 6 1989 г. к ГОСТ 2.730-73 установлен способ черчения и определения размеров УГО полупроводниковых приборов в модульной сетке (рис. 3.2, в). Это также малополезно при нашем подходе (единая сетка для всех компонентов проекта). Хотя в упоминаемом "Изменении" не указано значение модульного шага, при строгом следовании приведенному в нем рисунку (см. рис. 3.2, в) затруднительно построить УГО так, чтобы оно соответствовало сформулированному требованию единой сетки для цифровых и аналоговых компонентов.

Представляется рациональным решение, изображенное на рис. 3.2, б. Линии УГО проводятся через узлы 5-миллиметровой сетки, штрихи электрических контактов также имеют длину 5 или 10 мм, а окружность, изображающая корпус транзистора (ее изображение, по ГОСТ 2.730-73, с изменением ИУС № 6 1989 г., не обязательно), смещена вправо так, что ее контур проходит через точки окончания линий эмиттера и коллектора. Угол раствора коллектора и эмиттера составляет при этом 53°. На глаз различия изображений рис. 3.2, а и б совершенно незаметны.

1) Активизировать команду главного меню Place >>Line. Курсор меняет вид на перекрестие. Графический примитив Line представляет собой полилинию – все отрезки ломаной линии образуют единый объект.

2) Клавишей Таb активизировать функцию настройки ширины линии. Открывается диалоговое окно настройки PolyLine (рис. 3.3).



Рис. 3.3

В окно вынесены следующие настройки линии:

• Line Width – ширина линии: курсором указывается один из вариантов ширины

- Smallest - тонкая, шириной около 0,1 мм;

- Small - тонкая - шириной 0,254 мм;

- Medium - средняя - шириной около 0,5 мм;

– Large – большая – шириной около 1 мм.

• Line Style – стиль – сплошная (Solid), точечная (Dotted) или пунктирная (Dashed);

• Color – цвет – выбирается из цветовой палитры, открывающейся по щелчку левой на цветном прямоугольнике;

• Фигуры, которыми начинается и кончается линия – Start Line Shape и End Line Shape – стрелки, точки, квадраты и т.п., или отсутствие фигур

(None), а также размер этих фигур-наконечников (Line Shape Size).

Щелчком на ОК завершить настройку.

3) Проложить необходимое число отрезков, образующих элементы УГО (рис. 3.2, б), фиксируя начало и конец каждого щелчком левой клавиши. Черчение очередного отрезка завершается щелчком правой клавиши мыши или клавишей Esc. Перед вычерчиванием линии эмиттера клавишей Tab снова активизировать настройку параметров и указать стрелку на конце отрезка.

4) Активизировать команду черчения дуги Place>>Arc. Клавишей Таb активизировать диалог настройки параметров дуги (Рис. 3.4).

В диалоговом окне указываются параметры:

- Line Width ширина линии;
- Color цвет;
- Radius радиус дуги;
- Start Angle начальный угол, в абсолютных координатах;
- End Angle конечный угол, также в абсолютных координатах.



Рис. 3.4

5) Указать радиус 6 мм, начальный угол 0 (нуль) и конечный угол 360°. По щелчку ОК вычерчивается окружность диаметром 12 мм.

6) Переместить и зафиксировать окружность в таком положении, чтобы концы линии эмиттера и коллектора лежали на окружности.

#### 3.2.2. Присоединение электрических выводов

1. Активизировать команду главного меню Place>>Pin (горячие клавиши P, P). На графическом экране появляется изображение электрического контакта, перемещающееся за курсором по экрану. Точка присоединения электрической связи к контакту помечена косым перекрестием. В лексике Altium Designer эта точка называется "горячим концом" (hot end). При совмещении вывода с УГО линия вывода должна примыкать к УГО противоположным концом.

2. Перед размещением вывода активизировать клавишей Таb диалог редактирования его свойств. Открывается диалоговое окно настройки свойств вывода Pin Properties (рис. 3.5)

| ogical Parametei |                |                       | 1     |
|------------------|----------------|-----------------------|-------|
| Display Name     | 2 Visible      |                       |       |
| Designator       | 2 Visible      | _                     |       |
| Electrical Type  | Passive 💌      | 2                     |       |
| Description      | base           |                       | 2     |
| Hide             | Connect To     |                       |       |
| Part Number      | 1 韋            |                       |       |
| Symbols          |                | Г Graphical ———       |       |
| Inside           | No Symbol 💌    | Location X Omm        | Y Omm |
| Inside Edge      | No Symbol 💌    | Length 5mm            |       |
| Outside Edge     | No Symbol 💌    | Orientation 180 Degre | es 🔻  |
| Outside          | No Symbol 🗾    | Color                 |       |
| VHDL Parameter:  | s              |                       |       |
| Default Value    |                |                       |       |
| Formal Type      |                |                       |       |
| Unique Id        | EMXLKIAC Reset |                       |       |



Установить следующие свойства вывода:

• Display Name – логическое имя или функциональное назначение контакта. В соответствии с требованиями SPICE-технологии схемотехнического моделирования последовательность ввода и обозначений выводов транзистора должна быть: коллектор-база-эмиттер. По умолчанию первому вводимому контакту дается обозначение 0 (нуль). Изменим это обозначение на 1. Обозначения следующих выводов автоматически инкрементируются. 20 • Designator – имя или цоколевочное обозначение вывода, используемое при автотрассировке. По умолчанию это обозначение совпадает с обозначением Display Name и также инкрементируется. Присвоим ему также обозначение 1. Целесообразно также отключить видимость обозначений выводов, т.к. их функциональное назначение в случае транзистора ясно из графики УГО (видимые обозначения будут у выводов микросхем).

• Electrical Туре – электрический тип вывода. Для выводов транзистора установить тип Passive.

- Description текстовое описание функции вывода компонента.
- В поле Graphical установить:
  - Length длину линии вывода: установить длину 5 мм.
  - Orientation ориентация линии: установить угол разворота линии вывода (против часовой стрелки, относительно положительного направления оси Х). Ориентация может также меняться при установке вывода на графическом экране последовательными нажатиями клавиши ПРОБЕЛ (SPACE).

• В поле Symbols оставить без изменения признак No Symbol – отсутствие указателей полярности, направления передачи сигнала и т.п.

3. Щелчком ОК завершить редактирование свойств вывода и установить его на УГО в окне графического редактирования компонента.

4. Повторить действия пп. 2, 3 для следующих выводов компонента. Последовательность ввода оставшихся выводов – база, эмиттер.

5. Командой главного меню File>>Save сохранить построенный компонент в библиотеке. Результат формирования схемного символа отображается в полях плавающей панели SCH Library (рис. 3.6, а).

# 3.2.3. Формирование и редактирование схемных символов интегральных микросхем

Процедура формирования символов цифровых и аналоговых интегральных микросхем в принципе не отличается от рассмотренной процедуры формирования символов дискретных компонентов. Аналогично пп. 1...5 предыдущего раздела формируется прямоугольный контур УГО, в соответствии с требованиями ГОСТ 2.743-91 и ГОСТ 2.759-82, формируются и присоединяются к УГО выводы компонента.

Различия состоят в использовании так называемых скрытых выводов и в использовании меток и указателей, поясняющих функциональное назначе-

ние выводов компонента. Перечислим варианты этих обозначений, принятые в Altium Designer 6.



Рис. 3.6

- 1. Обозначение электрического типа вывода (Electrical Type):
- Input входной;
- ІО вход/выход (двунаправленный);
- Output выходной;
- Open Collector открытый коллектор;
- Passive пассивный;
- HiZ вывод с третьим, высокоимпедансным состоянием;
- Emitter эмиттер;
- Power силовой (выводы питания/Земли).
- 2. Метки, размещаемые внутри контура УГО (Inside):
- No Symbol отсутствие метки;
- Postponed Output выход задержанного сигнала;

- Open Collector открытый коллектор;
- HiZ вывод с высокоимпедансным состоянием;
- High Current сильноточный выход;
- Pulse импульсный сигнал;
- Schmitt гистерезисный элемент (триггер Шмита);
- Open Collector Pull Up открытый коллектор, оттянутый к питанию;
- Open Emitter открытый эмиттер;
- Open Emitter Pull Up открытый эмиттер, оттянутый к питанию;
- Shift Left сдвиг влево;
- Open output открытый выход.
- 3. Указатель по внутреннему краю УГО (Inside Edge):
- No Symbol отсутствие указателя;
- Clock вход прямого динамического тактового сигнала.
- 4. Указатель по внешнему краю УГО (outside Edge):
- No Symbol отсутствие указателя;
- Dot колечко признак инверсии сигнала;

• Active Low Input – вход логики с активным низким уровнем логической единицы;

• Active High Input – вход логики с активным высоким уровнем логической единицы.

5. Указатель на выводе снаружи от контура УГО (Outside):

- No Symbol отсутствие указателя;
- Right Left Signal Flow передача сигнала справа налево;
- Left Right Signal Flow передача сигнала слева направо;
- Analog Signal In вход аналогового сигнала;
- Digital Signal In вход цифрового сигнала;
- Bidirectional Signal Flow двунаправленная передача сигнала;

• Not Logic Connection – нелогическое соединение ( подключение цепей питания, Земли, пассивных времязадающих цепей и т.п.).

Для обозначения имен инверсных входов и выходов с линией надчеркивания над обозначением после каждого символа пишется обратная косая черта (Backslash). Например, при вводе с клавиатуры последовательности знаков A\D\0\1\ на поле УГО появляется обозначение **AD01**. Altuim Designer 6 предоставляет широкие возможности индивидуального и группового редактирования свойств электрических выводов компонента.

Для индивидуального редактирования свойств селектировать вывод на графическом экране редактора библиотеки, щелчком правой клавиши мыши активизировать контекстное меню и в нем указать команду просмотра и редактирования свойств (Properties). Открывается диалоговое окно, рис. 3.5 (см. стр. 20), в котором могут быть изменены свойства вывода.

Для группового редактирования указать курсором, удерживая клавишу Shift, функционально однородные выводы в поле плавающей панели SCH Library (рис. 3.6, а) и клавишей F11 активизировать функцию "инспектора". Открывается диалоговое окно SCHLIB Inspector (рис. 3.6, б), в котором могут быть изменены свойства группы селектированных выводов.

Рассмотрим еще один способ редактирования свойств электрических выводов.

1. В главном меню Tools или двойным щелчком мыши на имени компонента в плавающей панели SCH Library активизировать диалог редактирования свойств компонента Component Properties.

2. В диалоговом окне Library Component Properties кнопкой Edit Pins вызвать диалоговое окно Component Pin Editor (рис. 3.7)

| Component                               | Pin Edito |           |         |       |      |        | ? ×    |  |
|-----------------------------------------|-----------|-----------|---------|-------|------|--------|--------|--|
| Designator ∆                            | Name      | Desc      | Туре    | Owner | Show | Number | Name   |  |
| 1                                       | 1         | collector | Passive | 1     |      |        |        |  |
| 2                                       | 2         | base      | Power   | 1     | ~    |        |        |  |
| 3                                       | 3         | emitter   | Passive | 1     |      |        |        |  |
|                                         |           |           |         |       |      |        |        |  |
| <u>A</u> dd <u>R</u> emove <u>E</u> dit |           |           |         |       |      |        |        |  |
|                                         |           |           |         |       | [    | ОК     | Cancel |  |

Рис. 3.7

3. Указать курсором вывод и кнопкой Edit вызвать знакомое нам диалоговое окно Pin Properties (рис. 3.5). Отредактировать свойства выбранного контакта и сохранить результат. Отметим, что не все используемые в Altium Designer 6 метки и указатели у выводов ЭРК приемлемы с точки зрения соответствия графики символов требованиям ЕСКД.

1) Выводы с электрическим типом Input, Output и IO (см. п. 1) помечаются специальной меткой. Наличие этой метки противоречит требованиям ГОСТ 2.743-91.

2) Меток внутри УГО (см. п. 2) недостаточно для формирования полного спектра изображений по ЕСКД. Достаточно сказать, что полный перечень этих меток в ГОСТ 2.743-91 занимает 20 страниц. Часть меток и указателей, принятых в стандартах IEEE и используемых в Altium Designer не соответствует по начертанию тем, что предусмотрены по ГОСТ 2.743-91.

3) Указатели, перечисленные в пп. 4, 5, кроме знака инверсии, в изображениях по ЕСКД не применяются.

Тем не менее, при разумном применении некоторых меток и указателей, в сочетании с буквенно-цифровыми именами выводов (Pin Name) позволяет получить приемлемое изображение большого разнообразия аналоговых и цифровых интегральных микросхем.

#### 3.2.4. Многосекционные компоненты

К многосекционным компонентам относятся резисторные, конденсаторные, диодные и транзисторные сборки и матрицы, электрические соединители, некоторые логические интегральные микросхемы. Схемный символ многосекционного компонента может быть построен целиком, со всеми секциями в едином УГО. В этом случае создание такого символа ничем не отличается от рассмотренного. Однако, для формирования принципиальной электрической схемы, которая бы легко читалась и наглядно демонстрировала принцип действия функционального узла, такое изображение не всегда удобно.

1) Не все секции до одной всегда используются в схеме, а видимость неиспользуемых невозможно отключить. В результате схема загромождается лишними УГО.

2) Из соображений удобочитаемости схемы и понимания ее функционирования часто бывает удобно изображать схему разнесенным способом. При едином УГО на весь компонент это невозможно, и приходится тянуть к нему линии электрической связи издалека, что затрудняет чтение схемы.

Поэтому целесообразно рассмотреть особенности формирования схемного символа многосекционного компонента разнесенным способом – на примере логической интегральной микросхемы КР1564ЛАЗ, содержащей 4 двухвходовых вентиля И-НЕ в одном корпусе.

1. Выполнить действия аналогично пп. 1...5 разд. 3.2. Присвоить при этом новому библиотечному проекту имя KR1564.LibPkg, а присоединенной к нему библиотеке схемных компонентов – имя KR1564.SchLib.

2. Переименовать пустой компонент Component\_1 в плавающей панели SCH Library, присвоив ему имя KR1564LA3 и установить точку привязки графики в центре главного окна графического редактора, аналогично пп. 1, 2 разд. 2.1.

3. Активизировать команду главного меню Place>>Line и вычертить квадрат УГО, со стороной 15 мм.

4. Активизировать команду главного меню Place>>Pin и вызвать клавишей Таb диалог настройки свойств электрического вывода (см. рис. 3.5). Назначить первому выводу:

• обозначение Designator – 1, в соответствии с цоколевкой микросхемы, имя Display Name также также назначить 1;

• электрический тип назначить Passive, чтобы избежать размещения меток, противоречащих требованиям ЕСКД;

Закрыть диалог настройки и зафиксировать первый вывод в главном окне графического редактора, как показано на рис. 3.8, а.



Рис. 3.8

5. Продолжить установку следующих выводов. Перед установкой третьего, выходного вывода снова активизировать диалог настройки вывода, развернуть вывод на 180° и установить значок инверсии выходного сигнала Outside Edge – Dot.

#### 3.2.5. Выводы питания и Земли

Чаще всего это выводы цифровых интегральных схем, подключаемые к цепям питания и Общего (Земли). При традиционном ручном способе черчения электрических схем эти выводы на схеме не показывались, а необходимость их присоединения к цепям питания и Общего указывалась в текстовых технических требованиях на поле чертежа. В P-CAD, Altium Designer и других САПР могут использоваться два подхода к формированию и использованию этих выводов при выполнении электрической схемы.

При первом подходе в компонент вводится специальная секция с выводами питания и Общего. В терминологии P-CAD такие компоненты называются гетерогенными. Цепи питания и Общего подводятся к выводам этих секций так же, как и сигнальные цепи к выводам логических секций.

При втором подходе выводы питания и Общего делаются скрытыми. Они объединяются программой в цепь с назначенным именем (в P-CAD эти цепи имеют статус "глобальных"), и разработчику остается только обеспечить вывод этой цепи на контакт соединителя или лепесток для подачи питания на плату.

Рассмотрим процедуру формирования скрытых выводов питания и Общего в Altium Dsigner 6 на примере нашей интегральной микросхемы КР1564ЛАЗ.

1. Активизировать команду главного меню View>>Show Hidden Pins. По этой команде делаются видимыми все скрытые выводы компонента, а также скрытые имена и другие обозначения у видимых выводов.

2. Указать курсором в плавающей панели SCH Library на значок компонента KR1564LA3 (всего компонента, а не отдельной секции!!!). В главном графическом окне редактора библиотек отображается УГО первой секции компонента.

3. Активизировать команду главного меню Place>>Pin и вызвать клавишей Таb диалог предварительного редактирования свойств вывода.

4. В диалоговом окне Pin Properties (см. рис. 3.5):

- обозначениям Display и Name Designator присвоить цоколевочный номер вывода 7;
- признаку Electrical Туре установить значение Power;
- составить описание (Description): Ground\_pin;
- указать номер секции (Part Number) 0 (нуль): при таком обозначении выводы питания и Земли присоединятся к каждой секции компонента;
- активизировать признак Hide скрыть вывод на УГО;
- в поле Connect to указать имя цепи GND Земля.

Щелчком ОК завершить редактирование и зафиксировать вывод в ближайшем к контуру УГО узле сетки проектирования.

5. Повторить те же действия, установив при этом описание Supply\_pin, цоколевочный номер вывода 14 и имя цепи питания VCC. Конечный результат показан на рис. 3.8, б.

6. Селектируя по очереди секции компонента в плавающей панели SCH Library, убедиться, что у каждой секции появились выводы 7 и 14. Если это так, снять активность команды главного меню View>>Show Hidden Pins.

7. Командой главного меню File>>Save сохранить компонент с подключенными скрытыми выводами.

Видим, что, в отличие от P-CAD 200х, в котором скрытые выводы не включались в состав схемного символа (достаточно было присвоить им электрический тип Power в таблице описания контактов), в Altium Designer любой вывод может быть скрытым. Кроме того, должна быть явно обозначено имя цепи, к которой подключаются скрытые выводы.

#### 3.2.4. Редактирование свойств компонента

1. Аналогично п. 1 предыдущего раздела, активизировать диалоговое окно Library Component Properties (рис. 3.9).

| Library Component Pro         | operties                          |                  |              |                   |              |                     |    | ? ×    |
|-------------------------------|-----------------------------------|------------------|--------------|-------------------|--------------|---------------------|----|--------|
| r Properties                  |                                   |                  |              |                   |              |                     |    |        |
| Default                       |                                   |                  |              |                   | Param        | eters for NPN       |    |        |
| Designator                    | VT?                               | Visible L Locked | Visible      | Name              | ∆ Valu       | e                   | Ty | pe     |
| Comment                       | NPN 🔽 🔽                           | Visible          |              |                   |              |                     |    |        |
| [                             |                                   | art 1/1 🗖 Locked |              |                   |              |                     |    |        |
| Description                   | Transistor NPN Generic            |                  |              |                   |              |                     |    |        |
| Туре                          | Standard                          | <b>_</b>         |              |                   |              |                     |    |        |
| <br>г Library Link ———        |                                   |                  |              |                   |              |                     |    |        |
| Physical Component            | NPN                               |                  |              |                   |              |                     |    |        |
| <br><u>G</u> raphical<br>Mode |                                   |                  | <u>A</u> dd  | Remo <u>v</u> e   | <u>E</u> dit | Add as <u>R</u> ule |    |        |
|                               | Normal 🔽                          | ✓ Lock Pins      |              |                   | Mod          | Iola for NIDN       |    |        |
|                               | Show All Pins On Sheet (Even if H | lidden)          | Name         | Tune              | mou<br>⊽ In  |                     |    |        |
| c                             | ] Local Colors                    |                  | - Traine     | 1390              | • 10         | compton             |    |        |
|                               |                                   |                  |              |                   |              |                     |    |        |
|                               |                                   |                  | A <u>d</u> d | ▼ Re <u>m</u> ove | Edi <u>t</u> | ]                   |    |        |
|                               |                                   |                  |              |                   |              |                     |    | a —    |
| Edit Pjns                     |                                   |                  |              |                   |              |                     | OK | Cancel |

#### Рис. 3.9

2. В поле Default Designator внести буквенный префикс позиционного обозначения по ГОСТ 2.710-81. В случае транзистора это VT. Добавить в 28

строку с префиксом вопросительный знак. При составлении электрической схемы на его место в позиционное обозначение вносится порядковый номер компонента, в пределах группы функционально однородных.

3. В поле Comment вписать строку комментария, в нашем случае, NPN.

4. В поле Description вписать описание компонента, по которому он будет отыскиваться при активизации поисковой системы. В нашем случае описание может быть, например, Transistor NPN Generic.

Остальные поля в правой половине окна, рис. 9, остаются пока свободными. Они будут заполняться при присоединении к компоненту моделей.

#### 3.3. Библиотеки топологических посадочных мест

#### 3.3.1. Создание новой библиотеки посадочных мест

Процедура формирования новой библиотеки топологических посадочных мест (ТПМ) компонентов не отличается от процедуры формирования библиотеки схемных символов.

1. Активизировать команду главного меню File>>New>>Library>>PCB Library. В главном окне Altium Designer открывается пустое рабочее пространство редактора PCB-библиотек с именем новой библиотеки PcbLib1.PcbLib. Одновременно имя библиотеки появляется в поле проектов плавающей панели Projects как свободный документ.

2. Переименовать новую библиотеку: активизировать команду главного меню File>>Save As и указать имя библиотеки, например, TPM.PcbLib.

3. Щелчком мыши на закладке РСВ в строке статуса и выбором в выпадающем меню команды РСВ Library активизировать плавающую панель редактирования ТПМ (рис. 3.10, а).

В поле Components окна, рис. 3.10, а , представлено имя нового, пустого, компонента PCBCOMPONENT 1.

4. Вывести курсор в свободное поле главного окна, со щелчком левой клавишей, после чего несколько раз нажать клавишу Page Up ("горячая" клавиша масштабирования изображения), пока на экране не станет видна сетка.

В результате выполнения этих шагов рабочее пространство оказывается подготовленным для формирования посадочных мест компонентов. По умолчанию графический редактор имеет структуру слоев, обеспечивающую проектирование двухсторонней печатной платы:





- Top Layer верхний слой печатных проводников;
- Bottom Layer нижний слой печатных проводников;
- Mechanical 1 первый "механический" слой (для изображения радиаторов, других элементов сборки);
- Top Overlay слой шелкографии;
- Keep-Out Layer слой барьеров трассировки;
- Multi-Layer "мультислой" слой контактных площадок.

#### 3.3.2. Формирование топологического посадочного места

Формирование посадочного места компонента заключается в определении его конструкции и размещении в рабочем пространстве редактора РСВ Component Editor контактных площадок для электрического подсоединения, а также черчении линий контура компонента. Линии контура располагаются обычно в слое шелкографии Top Overlay. Контактные площадки для монтажа компонентов со штыревыми выводами формируются в слое Multi-Layer. Контактные площадки для поверхностно-монтируемых компонентов формируются в верхнем сигнальном слое Top Layer. 1. Перед началом формирования ТПМ следует задать систему единиц измерения и выполнить настройку сеток проектирования. Для этого активизировать команду главного меню Tools>>Library Options. Открывается диалоговое окно Board Options (рис. 3.11).

Процедура настройки сеток подробно рассматривается в разделе 4.2 "Настройка конфигурации графического редактора печатной платы". Применительно к задаче формирования ТПМ отечественных компонентов, следует установить метрическую систему единиц измерения и настроить три сетки:

• Component Grid – сетка размещения компонентов. Значение шага сетки по горизонтали и по вертикали выбирается из выпадающего списка или вводится с клавиатуры.

| Measurement Unit         Unit       Metric         Snap Grid         X       2.5mm         Y       2.5mm         Component Grid         X       2.5mm | Electrical Grid<br>Electrical Grid<br>Range 0.25mm<br>Snap To Board Outline<br>Visible Grid<br>Markers Lines<br>Grid 1 2.5mm | Sheet Position         ×       50mm         Y       50mm         Width       594mm         Height       420mm         Image: Display Sheet       Image: Display Sheet         Image: Lock Sheet Primitive       Image: Display Sheet |
|-------------------------------------------------------------------------------------------------------------------------------------------------------|------------------------------------------------------------------------------------------------------------------------------|--------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| Y 2.5mm I                                                                                                                                             | Grid 2 25mm 🔽                                                                                                                | Lock Sheet Primitive                                                                                                                                                                                                                 |

Рис. 3.11

• Snap Grid – сетка захвата. Назначается для размещения графических объектов – линий, вырезов и т.п. Шаг данной сетки также назначается из выпадающего списка или с клавиатуры и должен находиться в дробном соотношении с шагом сетки компонентов.

• Visible Grids – две, лучше всего, кратные, так называемые видимые сетки. Эти сетки используются только для визуального контроля действий при размещении объектов, их выравнивании и выполнении других операций графического редактирования.

2. Переименовать открытое в панели PCB Library пустое посадочное место PCBCOMPONENT\_1. Для определенности будем считать, что мы формируем посадочное место для отечественного транзистора КТ315. Назовем имя этого посадочного места по имени корпуса этого транзистора КТ-13.

Для присвоения нового имени двойным щелчком мыши на имени PCBCOM-PONENT\_1 в панели PCB Library активизировать окно переименования компонента, указать имя КТ-13 и ввести описание (Description) – Footprint KT-13.

3. Установить точку привязки графики в центр графического листа редактора ТПМ. Для этого воспользоваться "горячими" клавишами - последовательно нажать J, R.

Отметим, что за точку привязки (Reference Point) компонент, в том числе ТПМ, тянется за курсором и устанавливается на поле печатной платы. Поэтому, с точки зрения трассировки печатного монтажа, может оказаться предпочтительным располагать точку привязки не в центре графики, а на "ключевом" выводе компонента. Изменить положение точки привязки можно по команде главного меню Edit>>Set Reference.

#### 3.3.2.1. Размещение контактных площадок

1. Активизировать команду главного меню Place>>Pad (горячие клавиши P, P). Перед тем, как фиксировать плавающую за курсором контактную площадку (КП) на поле графического редактора, вызвать клавишей Tab диалог редактирования ее параметров. Открывается диалоговое окно свойств контактной площадки, Pad (рис. 3.12).

2. В поле Location указать координаты КП на поле графического редактора. Указываем координаты 0, 0.

3. В поле Hole Information устанавливаем вид и размер отверстия КП. Возможны следующие варианты формы отверстия:

- Round круглое;
- Square квадратное;
- Slot щель.

Выбираем круглое отверстие диаметром (Hole Size) 1,4 мм. Такой диаметр превышает на 0,4 мм ширину ленточного вывода транзисторов в корпусе КТ-13 (требование ГОСТ 10317-79, обусловленное необходимостью свободной установки выводов компонентов в монтажные отверстия КП).

4. В поле Size and Shape выбрать форму и размеры площадки металлизации КП. Возможны следующие варианты формы;

- Round круглая, а при указании разных размеров по осям X Y овальная форма;
- Rectangular прямоугольная форма;

• Octagonal – восьмиугольник.

Для нашего ТПМ КТ-13 устанавливаем овальную форму с размерами X-Size 2,8 мм и Y-Size 2,0 мм.

| Pad                                    | ? ×                                       |
|----------------------------------------|-------------------------------------------|
| \Top Layer / Bottom Layer \Multi-Layer |                                           |
| Location                               | _ Size and Shape                          |
| × 12.5mm                               | ⊙ Simple O Top-Middle-Bottom O Full Stack |
| Y 12.5mm                               | X-Size Y-Size Shape                       |
| Rotation 0.000                         | 2.8mm 2.0mm Round                         |
| Hole Information Hole Size             | Edit Full Pad Layer Definition            |
| O Slot                                 | Paste Mask Expansion                      |
| r Properties                           | O Specify expansion value Omm             |
| Designator 1                           |                                           |
| Layer Multi-Layer 🗸                    | Solder Mask Expansions                    |
| Net No Net 💌                           | Expansion value from rules                |
| Electrical Type Load                   | O Specify expansion value 0.102mm         |
| Testpoint 🗖 Top 🗖 Bottom               | Force complete tenting on top             |
| Plated 🔽                               | ☐ Force complete tenting on bottom        |
| Locked 🗌                               |                                           |
|                                        | OK Cancel                                 |

Рис. 3.12

5. В поле Properties назначим цоколевочное обозначение КП (Designator) – сохраним принятый для схемного символа порядок обозначений выводов и обозначим вывод коллектора цифрой 1. Кроме цифровых, возможны буквенные (Alphabetic) и смешанные буквенно-цифровые обозначения выводов(Alphanumeric).

6. Зафиксировать сформированную КП на поле графического редактора щелчком мыши или клавишей Enter.

7. После фиксации на экране первой сформированной КП за курсором начинает перемещаться вторая. Зафиксировать вторую и третью КП (выводы базы и эмиттера) по разные стороны от вывода коллектора, по вертикали, с шагом 2,5 мм. Обозначения Deignator при этом автоматически инкрементируются.

8. Завершить установку КП щелчком правой клавиши мыши или клавишей Esc. Сохранить полученный результат командой File>>Save.

#### 3.3.2.2. Черчение контуров корпуса компонента

1. Активизировать слой графического редактора Top Overlay, предназначенный для изображения контуров компонента в проекции, соответствующей способу установки его на плату.

2. Активизировать команду главного меню Place>>Line. Клавишей Tab вызвать диалог настройки параметров линии. Установить тип линии Solid – сплошная, толщину линии Small (0,254 мм).

3. Клавишей G активизировать настройку сеток и выбрать активную сетку захвата Snap Grid с шагом 0,25 мм.

4. Вычертить прямоугольник размерами 3×7,5 мм, с центром симметрии в точке расположения КП коллектора (средняя КП из трех). Затем прочертить линию фаски с отступом на 1 мм от левого края контура.

5. Поля плавающей панели PCB Library заполняются информацией о геометрии и контактных площадках сформированного ТПМ (см. рис. 3.10, б). Сохранить окончательный результат формирования ТПМ компонента командой File>>Save.

#### 3.3.2.3. Защитная маска и маска припойного трафарета

В структуру контактной площадки входят две маски – Solder Mask – маска для защиты печатных проводников от воздействия влаги и перетекания припоя при монтаже и Paste Mask – маска, по форме окон в которой выполняется трафарет для нанесения припойной пасты перед пайкой поверхностно-монтируемых (SMD) компонентов. Маски формируются на верхней и нижней сторонах платы. При настройке параметров КП есть возможность указать величину отступа краев отверстий в каждой из масок от края площадок металлизации на наружных слоях. Настройка выполняется в полях диалогового окна, рис. 3.12.

1. В поле Paste Mask Expansion активизировать одну из двух опций – Expansion Value from Rules либо Specify Expansion Value. В первом случае значение отступа маски берется из правил, установленных для всего проекта в конфигурации редактора печатной платы командой Design>>Rules. Во втором случае значение отступа назначается конструктором.

2. В поле Solder Mask Expansion, аналогично рассмотренному в п. 1, выполняется установка значения расширения окон в защитной маске. Значение расширения, установленное по умолчанию в правилах проектирования, составляет 0,102 мм.

3. В поле Solder Mask Expansion может также быть указано полное перекрытие защитной маской площадок металлизации КП на наружных слоях – опции Force Complete Tenting on Top и Force Complete Tenting on Bottom. Включение или отключение видимости масок управляется из диалогового окна, активизируемого командой главного меню Tools>>Layers & Colors. Для включения видимости каждой из четырех масок активизируется опция Show. В нижней части главного окна программы при этом активизируется "заклад-ка" с именем соответствующего слоя.

4. Командой главного меню File>>Save As библиотеку TPM.PcbLib с созданным ТПМ в дисковой памяти компьютера.

5. Для включения сформированной PCB-библиотеки с единственным пока компонентом в дерево библиотечного проекта Transistor.LibPkg щелч-ком правой клавиши мыши на имени проекта вызвать плавающее контекстное меню и активизировать в нем команду Add Existing to Project. Открывается стандартный диалог поиска библиотечного файла. Кнопкой Open (или "Открыть", в зависимости от локализации OC) найденный библиотечный файл включается в дерево проекта.

#### 3.4. Присоединение моделей к схемному компоненту

Присоединение моделей делает компонент пригодным к применению в сквозном проектировании функциональных узлов. При присоединении модели в среде редактора библиотеки схемных элементов (Schematic Library Editor) она оказывается связанной с компонентом, но ее данные не включаются в состав схемного компонента. Это означает, что связываемые модели должны быть доступны при формировании библиотек и при помещении компонента на лист схемы. Поиск моделей для подключения к компоненту происходит в следующей очередности:

1) В библиотеках, включенных в дерево текущего проекта. 2) В РСВбиблиотеках (но не интегральных библиотеках), входящих в список библиотек, включенных в рабочую среду текущего проекта функционального узла.

3) В любых библиотеках, путь к которым определен командой главного меню Project>>Project Options.
#### 3.4.1. Подключение модели посадочного места

Будем считать, что топологическое посадочное место (ТПМ) для разрабатываемого нами компонента схемной библиотеки – NPN транзистора КТ315 сформировано и сохранено в PCB-библиотеке TPM.PcbLib под име-

| Add New Model |            | ? ×      |
|---------------|------------|----------|
| Footprint     |            | <b>_</b> |
|               | Рис. 95 13 | Cancel   |

нем КТ-13 (название корпуса транзистора КТ315).

1. Щелчком левой клавиши мыши по кнопке Add в поле моделей плавающей панели SCH Library (рис. 3.6, а) активизировать процедуру присоединения модели. Открывается

диалоговое окно Add New Model (рис. 3.13), в котором следует указать тип модели – Footprint.

2. По щелчку ОК открывается диалоговое окно PCB Model (рис. 3.14) с пустыми полями. Кнопкой Browse открыть поиск PCB-библиотеки, содержащей интересующую нас топологическую модель.

| PCB Model          | ?                     | X |
|--------------------|-----------------------|---|
| r Footprint Model  |                       |   |
| Name               | KT-13 Browse          |   |
| Description        | Footprint KT-13       |   |
| PCB Library        |                       | ٦ |
| 💿 Any              |                       |   |
| O Library name     | TPM.PcbLib            |   |
| O Library path     | <u>C</u> hoose        |   |
| C Use footprint f  | om integrated library |   |
| Selected Footprint |                       |   |
|                    |                       |   |
|                    | 00                    |   |
| Found in: F:\AD    | ,6\TPM.PcbLib         |   |
|                    | OK Cancel             |   |

Рис. 3.14

3. Открывается диалоговое окно просмотра библиотек Library Browse (рис. 3.15). Поскольку библиотека TPM.PcbLib, содержащая TПМ КТ-13 включена в дерево проекта Transistor.LibPkg, поиск сразу обнаруживает его.

В полях окна, рис. 3.15, отображается имя библиотеки, имя ТПМ и его описание, а также графическое изображение контура и контактных площадок. Кнопкой ОК окно закрывается, а данные из его полей передаются в окно PCB Model (рис. 3.14).

4. Завершить процедуру подключения ТПМ кнопкой ОК в окне рис. 3.13. В поле моделей плавающей панели Sch Library отображаются сведения о подключенной модели ТПМ – его имя, тип и описание.





## 3.4.2. Подключение SPICE-модели

В библиотеках Altium Designer 6 SPICE-модели компонентов обычно хранятся в составе интегрированных библиотек. Нас же интересует процедура присоединения "сторонних" моделей, специально разработанных для отечественной компонентной базы. Эти модели представляют собой отдельные текстовые файлы, составленные по правилам SPICE-технологии моделирования. Они могут храниться в пользовательских каталогах файловой системы компьютера. Имена файлов моделей дискретных компонентов имеют расширения \*.mdl, а имена файлов макромоделей – расширения \*.ckt. В целях уп-

рощения процедуры поиска, а также для объединения в дальнейшем, компонентов схемной библиотеки и моделей в интегральную библиотеку, начнем процедуру подключения SPICE-моделей с включения их в состав дерева библиотечного проекта.

1. Щелчком правой клавиши мыши на имени библиотечного проекта в плавающей панели Projects вызвать контекстное меню и активизировать в нем команду присоединения к проекту файла SPICE-модели. Открывается стандартный диалог поиска файлов в памяти компьютера. Найденный файл KT315A.mdl включается в дерево библиотечного проекта Transistor.LibPkg.

2. Кнопкой Add в поле моделей плавающей панели SCH Library активизировать процедуру поиска и присоединения SPICE-модели к компоненту схемной библиотеки. В диалоговом окне Add New Model (см. рис. 3.13) указать категорию модели Simulation.

3. Открывается диалоговое окно поиска модели Sim Model (рис. 3.16). В поле Model Kind выбрать вид модели – Transistor.

4. В поле Model Sub-Kind указать разновидность транзистора – в нашем случае – ВЈТ – биполярный транзистор.

5. В поле имени модели, Model Name, указать имя КТ315А. Если ссылка на файл модели присутствует в дереве проекта Transistor.LibPkg, в поляхзакладках в нижней части окна рис. 3.15 отображаются сведения о подключаемой модели:

| Sim Model - Transistor / BJT                                                                                                    |                                                                          |                                                                                                        | ? ×        |
|---------------------------------------------------------------------------------------------------------------------------------|--------------------------------------------------------------------------|--------------------------------------------------------------------------------------------------------|------------|
| Model Kind Parameters Port Map                                                                                                  |                                                                          |                                                                                                        |            |
| Model Kind                                                                                                                      |                                                                          |                                                                                                        |            |
| Transistor 💌                                                                                                                    | Spice Prefix                                                             | Q 🔽                                                                                                    |            |
| Model Sub-Kind<br>BJT                                                                                                           | Model Name                                                               | kt315a <u>C</u> rea                                                                                    | ate        |
| JFET<br>MESFET<br>MOSFET                                                                                                        | Description                                                              | Transistor NPN                                                                                         |            |
|                                                                                                                                 | F Model Location                                                         |                                                                                                        |            |
|                                                                                                                                 | 🖸 Any                                                                    |                                                                                                        |            |
|                                                                                                                                 | O In File                                                                |                                                                                                        |            |
|                                                                                                                                 | O Full Path                                                              |                                                                                                        | ise        |
|                                                                                                                                 | C In Integrate                                                           | d Library:                                                                                             |            |
|                                                                                                                                 | Found In: E:\Pr                                                          | ogram Files\Altium Designer 6\Library\Sim\Us'                                                          | KT315A.mdl |
| .model KT315a NPN(Is=21.11f X<br>+ Ne=1.417 Ikf=.2922 Xtb=1.5<br>+ Ikr=2.561 Rb=12 Rc=1.032 Cj<br>+ Mje=.33 Vje=.75 Tr=244.3n T | ti=3 Eg=1.1:<br>Br=1.3 Isc<br>c=8.988p Mjo<br>f=321.4p It:<br>del File / | 1 Vaf=115 Bf=79.74 Ise=233.21<br>=107.3f Nc=1.298<br>c=.33 Vjc=.75 Fc=.5 Cje=18.5<br>f=1 Xtf=2 Vtf=60) | E          |
|                                                                                                                                 | /                                                                        |                                                                                                        |            |
|                                                                                                                                 |                                                                          | UK                                                                                                     | Cancel     |

Рис. 3.16

- Netlist Template строка формальных параметров;
- Netlist Preview образец текстовой строки SPICE-описания транзистора в задании на моделирование;
- Model File текст файла описания SPICE-модели.

6. Щелчком ОК закончить операцию присоединения модели.

## 3.4.3. Подключение моделей Signal Integrity

Для моделирования паразитных эффектов в печатном монтаже необходимо включить в описание компонентов схемной библиотеки модели входных и выходных буферов интегральных микросхем, электрических выводов других компонентов. Модель зависит от типа, схемотехники и технологии изготовления компонента. Обычно задаются значения активного входного/выходного сопротивления и входной/выходной емкости. Модели бывают внешние, поставляемые производителями компонентов и встроенные, па-

| Signal Integrity Model                      |
|---------------------------------------------|
| r Model                                     |
| Model Name NPN                              |
| Description Generic NPN                     |
| Type BJT                                    |
| Technology Unknown                          |
| Value 🖸 Component Pa                        |
| Import IBIS Setup Part Array                |
| Pin Models                                  |
| Designator   Direction   Technology   Model |
| 2 Passive Default 🔽 Default 🔽               |
| 1 Passive Default Default                   |
| 3 Passive Default Default                   |
| Add/Edit Model                              |
| OK Cancel                                   |

## Рис. 3.17

раметры которых задаются непосредственно в среде редактора библиотек.

Процедура присоединения моделей Signal Integrity (SI-моделей) не отличается от процедуры присоединения моделей ТПМ или SPICE-моделей.

1. Для присоединения SIмодели активизировать в поле моделей плавающего окна SCH Library и указать в диалоговом окне, рис. 3.13, вид модели – Signal Integrity. Открывается диалоговое окно Signal Integrity Model (рис. 3.17)

2. Для подключения встроенной модели сформированного нами NPN транзистора (его выводов)

указать в поле Model Name имя NPN, в поле описания, Description, ввести описание Generic NPN, а в поле Туре выбрать тип модели BJT – биполярный транзистор.

3. Щелчком ОК закрыть настройку.

Сведения о присоединенной модели отображаются одновременно в поле моделей плавающей панели SCH Library и в поле моделей главного окна редактора библиотек Schematic library Editor (рис. 3.18).

# 3.5. Компиляция интегральной библиотеки

В результате рассмотренных процедур получается библиотечный пакет (проект), иерархическое дерево которого объединяет библиотеку схемных символов, ТПМ и другие модели компонентов. Однако, как уже говорилось, защита компонента от случайных повреждений, компактность библиотеки и наибольшие удобства использования достигаются, когда эти составляющие объединяются в интегральную библиотеку. Рассмотрим процедуру формирования интегральной библиотеки на примере разработанной библиотеки транзисторов (пока что всего с одним NPN транзистором)



Рис. 3.18

1. Щелчком правой клавиши мыши на имени библиотечного проекта Transistor.LibPkg в плавающей панели Projects активизировать контекстное меню и указать в нем команду Compile Integrated Library Transistor.LibPkg.

2. Если компиляция проходит без ошибок, формируется интегральная библиотека Transistor.IntLib. Библиотека автоматически сохраняется в подкаталоге ...\Project Outputs for Transistor\Transistor.IntLib того каталога, в котором находятся файлы-источники – библиотека схемных компонентов и библиотека ТПМ.

Файлы описания моделей также копируются и компилируются в интегральную библиотеку. Новая интегральная библиотека включается в состав библиотек, подключенных к рабочему пространству Altium Designer, и ее компоненты могут в дальнейшем использоваться в сквозном проектировании радиоэлектронных функциональных узлов.

# 3.6. Конверсия библиотек Р-САД 200Х в формат Altium Designer 6

При отказе от использования P-CAD и переходе к проектированию в среде Altium Designer необходимо обеспечить, по возможности, безболезненный переход от одного формата данных к другому, с тем, чтобы можно было поддерживать и развивать ранее выполненные проекты. Altium Designer предоставляет средства такой конверсии – Import Wizard (мастер или, дословно – волшебник импорта).

Предварительно проекты и библиотеки, предназначенные для конверсии, должны быть в среде P-CAD 200х преобразованы из двоичного в тексто-

вый формат ACCEL ASCII. Если речь идет о библиотеках, преобразование библиотечных наборов выполняется в среде Library Executive.

1. Активизировать команду главного меню Library>>Translate. открывается одноименное диалоговое окно (Рис. 3.19).

2. В поле Source Format выбрать формат P-CAD Binary.

3. В поле Destination Format указать текстовый формат P-CAD ASCII.



Рис. 3.19

4. Щелчком по кнопке Source Library активизировать стандартную процедуру поиска исходного библиотечного файла в двоичном формате \*.lib. 5. Щелчком по кнопке Destination Library активизировать диалог назначения имени конвертированного библиотечного файла. Имя файла должно иметь расширение \*.LIA.

6. Кнопкой Translate запустить преобразование. Закончить процедуру кнопкой Close.

Следующим этапом является собственно конверсия структуры библиотек P-CAD 200х в формат Altium Designer.

1. Запустить процедуру преобразования командой File>>Import Wizard. Открывается диалоговое окно импорта. Кнопкой Next перейти к первому шагу импорта. В диалоговом окне, рис. 3.20, предоставляется возможность выбора исходного формата данных.

| mport Wizard                                                    | ? ×                                                                 |
|-----------------------------------------------------------------|---------------------------------------------------------------------|
| Select Type of Files to Import                                  |                                                                     |
| Select the type of files you wish to import from the list below |                                                                     |
| File Types                                                      | Description                                                         |
| 99SE DDB Files                                                  | 99SE DDB (*.DDB)                                                    |
| CircuitMaker 2000 Schematics and Libraries Files                | CircuitMaker Schematics (*.CKT), CircuitMaker User Libraries (*.LIB |
| Orcad Designs and Libraries Files                               | Orcad Designs (*.DSN), Orcad PCB (*.MAX), Orcad Design Librarie     |
| Orcad CIS Configuration Files and Libraries                     | Orcad CIS Config File (*.DBC), Orcad Library Files (*.OLB, *.LLB)   |
| PADS ASCII PCB Design And Library Files                         | PADS ASCII PCB (*.ASC), PADS ASCII PCB Library (*.D)                |
| Orcad and PADS Designs and Libraries Files                      | Orcad Designs (*.DSN), Orcad Design Libraries (*.OLB), PADS ASC     |
| P-CAD Designs and Libraries Files                               | P-CAD ASCII Schematics (*.SCH), P-CAD ASCII PCB (*.PCB), P-CA       |
|                                                                 |                                                                     |
|                                                                 |                                                                     |
|                                                                 |                                                                     |
|                                                                 | <u>C</u> ancel < <u>B</u> ack <u>N</u> ext> <u>F</u> inish          |

Рис. 3.20

Всего предусмотрена возможность выбора любого из семи исходных форматов. Выбираем формат данных P-CAD Design and Libraries Files и кнопкой Next переходим к следующему шагу.

2. На следующих двух шагах предоставляется возможность выбора импорта файлов проекта или библиотек.

3. При выборе импорта библиотек открывается диалоговое окно с обширным предупреждением, сообщающим о различии форматов библиотек Р-CAD и Altium Designer и об особенностях преобразования (рис. 3.21).

В отличие от P-CAD, в котором описания контактов компонента и связи электрических контактов с контактными площадками посадочного места, признаки эквивалентности контактов и логических секций сосредоточены в структуре "компонента", объединяющей схемный символ (Symbol) с посадочным местом (Pattern), при конверсии в формат Altium Designer все эти данные передаются в структуру элемента библиотеки схемного редактора 42

AdvSCH. Графика посадочного места и описания контактных площадок передаются в структуру элемента библиотеки графического редактора печатной платы AdvPCB.

| P-CAD In                                              | port Wizard                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                   |
|-------------------------------------------------------|-------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| РСВ                                                   | Footprint Naming Format                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                       |
| Specif<br>names                                       | y the naming mask to transform your P-CAD component names to Protel footprint                                                                                                                                                                                                                                                                                                                                                                                                                                                 |
| P-CAD (<br>equivale<br>footprint<br>schema<br>PCB foo | data structure is slightly different from that of Altium Designer. P-CAD symbols, pin names, pin/pad linkages, and gate/pin<br>encies are imported as part of an AdvSCH component, while P-CAD patterns and pad names are imported as part of an AdvPC<br>. Note that there is no overriding "component" like in P-CAD. In Altium Designer, these functionalities are provided by a<br>tics component. Multiple pattern graphics per pattern are also not allowed. Each pattern graphics must be imported as a new<br>tprint. |
| Due to I<br>a P-CAE<br>advisab                        | hese differences, PCB footprint names can take many different forms, the format of which can be specified below. However, a<br>) pattern can be associated with numerous P-CAD components (each with its own pin/pad linkages and pattern graphics), it is<br>le that any chosen naming format include P-CAD component names and P-CAD pattern graphics names.                                                                                                                                                                |
| For bett                                              | er compatibility, P-CAD designs and libraries should all be imported using the same naming format.                                                                                                                                                                                                                                                                                                                                                                                                                            |
| PCB Fo                                                | otprint Naming Format :                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                       |
|                                                       | Image: Pattern Name     Image: Pattern Graphics       Image: Pattern Name     Image: Pattern Graphics                                                                                                                                                                                                                                                                                                                                                                                                                         |
|                                                       | <u>C</u> ancel <u>N</u> ext > <u>F</u> inish                                                                                                                                                                                                                                                                                                                                                                                                                                                                                  |

Рис. 3.21

Вследствие этих различий программа предлагает выбрать формат имени посадочного места. Имя может состоять из трех полей (см. рис. 3.21). Поля могут быть оставлены пустыми, либо в них может быть внесено имя компонента, имя посадочного места P-CAD, имя графики посадочного места (первичная и т.п.). Может также быть выбран разделитель полей в имени посадочного места в Altium Designer – точка, дефис или скобки.

Выбрать формат имени ТПМ в будущей библиотеке Altium Designer и кнопкой Next перейти на следующий шаг (рис. 3.22)..

| Output Integrated Libraries         Specify the output directory to import the libraries.         'he imported structure is displayed below. Every imported library will reside in a separate directory within the specified output directory.         Library Output Directory :       E:\Program Files\P-CAD 2002\Lib\RUS_LIB\LIA\         Integrated Libraries       Integrated Libraries         Image: S_K1533.LIBPKG       E:\Program Files\P-CAD 2002\Lib\RUS_LIB\LIA\S_K1533.LIA         Image: S_K1533.SCHLIB       S_K1533.SCHLIB         Image: S_K1533.PCBLIB       E:\Program Files\P-CAD 2002\Lib\RUS_LIB\LIA\S_K1533.LIA | CAD Import Wizard           | ?                                                                                                               |
|-----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|-----------------------------|-----------------------------------------------------------------------------------------------------------------|
| Specify the output directory to import the libraries.   The imported structure is displayed below. Every imported library will reside in a separate directory within the specified output directory.   Library Output Directory :   EXProgram Files/P-CAD 2002/Lib/RUS_LIB/LIA/   Integrated Libraries   S_K1533.LIBPKG   S_K1533.SCHLIB   S_K1533.PCBLIB   Cancel   < Back   Finish                                                                                                                                                                                                                                                    | Output Integrated L         | ibraries                                                                                                        |
| The imported structure is displayed below. Every imported library will reside in a separate directory within the specified output directory.         Library Output Directory :       E:\Program Files\P-CAD 2002\Lib\RUS_LIB\LIA\         Integrated Libraries       Integrated Libraries         S_K1533.LIBPKG       E:\Program Files\P-CAD 2002\Lib\RUS_LIB\LIA\S_K1533.LIA         S_K1533.SCHLIB       S_K1533.SCHLIB         S_K1533.PCBLIB       Cancel         < Back       Next >                                                                                                                                             | Specify the output directo  | ry to import the libraries.                                                                                     |
| The imported structure is displayed below. Every imported library will reside in a separate directory within the specified output directory. Library Output Directory :  E:\Program Files\P-CAD 2002\Lib\RUS_LIB\LIA\  S_K1533.LIBPKG  S_K1533.SCHLIB  S_K1533.SCHLIB  Cancel < Back Next > Finish                                                                                                                                                                                                                                                                                                                                      |                             |                                                                                                                 |
| Library Output Directory : E:\Program Files\P-CAD 2002\Lib\RUS_LIB\LIA\ Integrated Libraries  S_K1533.LIBPKG  Cancel < Back Next > Finish                                                                                                                                                                                                                                                                                                                                                                                                                                                                                               | he imported structure is di | played below. Every imported library will reside in a separate directory within the specified output directory. |
| Integrated Libraries  S_K1533.LIBPKG  Cancel < Back Next > Finish                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                       | Library Output Directory :  | E:\Program Files\P-CAD 2002\Lib\RUS_LIB\LIA\                                                                    |
| Integrated Libraries                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                    |                             |                                                                                                                 |
| Cancel < Back Next > Finish                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                             | Integrated Libraries        |                                                                                                                 |
| S_K1533.SCHLIB<br>S_K1533.PCBLIB<br>Cancel < Back Next > Finish                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                         | E:\Program Files            | \P-CAD 2002\Lib\RUS_LIB\LIA\S_K1533.LIA                                                                         |
| L., S_K1533.PCBLIB<br>Cancel < Back Next > Finish                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                       | 5_S_K1533.SC                | ILIB                                                                                                            |
| Cancel < Back Next > Finish                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                             |                             | 3LIB                                                                                                            |
| Cancel < Back Next > Finish                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                             |                             |                                                                                                                 |
| Cancel Cancel Next> Finish                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                              |                             |                                                                                                                 |
|                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                         |                             | <u>C</u> ancel < <u>B</u> ack <u>N</u> ext > <u>F</u> inish                                                     |

Рис. 3.22

4. На следующем шаге в диалоговом окне, рис. 3.22, указан путь и представлена структура конвертированной библиотеки

В структуре базы данных Altium Designer строится ссылка на новую библиотеку как на проект, состоящий из двух компонентов – библиотеки





схемных элементов – файл \*.SCHLIB и библиотеки посадочных мест – файл \*.PCBLIB. Кнопкой Next запустить преобразование.

5. По окончании конверсии завершить процедуру кнопкой Finish.

Конвертированная библиотека включается в среду Altium Designer как иерархический проект с именем исходной библиотеки и расширением имени \*.LIBPKG. Структура дерева этого проекта отображается в окне проектов пакета (рис. 3.23). Дерево состоит из двух ветвей – библиотеки символов \*.SchLib для схемного редактора и библиотеки посадочных мест \*.PcbLib для редактора печатной платы.

6. Щелчком правой клавиши мыши на имени проекта конвертированной библиотеки активизировать команду компиляции интегрированной библиотеки Compile Integrated Library. Компилированная библиотека \*.IntLib присоединяется к рабочей среде пакета.

Автоматически активизируется окно просмотра присоединенных библиотек. В полях просмотра представлено имя новой компилированной библиотеки и состав входящих в нее компонентов. Многосекционные компоненты представлены в виде свернутого дерева, ветви которого могут быть развернуты, так что становится доступной возможность установки на поле схемы отдельных секций, по выбору.

#### 3.7. Включение библиотек в рабочую среду Altium Designer

Для того, чтобы получить возможность использования библиотек схемных элементов в редакторе электрической схемы или посадочных мест компонентов в редакторе печатной платы, библиотеки должны быть включены в рабочую среду Altium Designer. Процедура включения интегрированных библиотек в рабочую среду программы следующая.

1. Активизировать закладку Libraries на краю рабочего окна программы или выполнить последовательность команд в главном меню: View>>Workspace Panels>>System>>Libraries. Активизируется плавающая панель Libraries (рис. 3.24).



Рис. 3.24

В полях этой панели представлено имя одной из ранее подключенных библиотек, состав ее компонентов и их краткое описание, условнографическое обозначение схемного элемента, на который указывает курсор селекции, сведения о модели компонента: в простейшем случае это имя топологического посадочного места (ТПМ) и библиотеки, в которой ТПМ хранится, а также его графическое изображение.

Панель может растягиваться или сжиматься обычным для окон MS Windows способом, перемещаться по экрану и "приклеиваться" к краям рабочего графического окна программы.

2. Для присоединения недостающих библиотек щелчком по кнопке Libraries в верхней части панели активизировать окно со списком установленных библиотек Installed Libraries (рис. 3.25).

3. Кнопкой Install активизировать стандартный диалог поиска библиотек для присоединения их к рабочей среде программы. Найденные библиотеки подключить щелчком кнопки Open в окне поиска.

4. Кнопкой Close в окне, рис. 3.25, завершить подключение библиотек.

Если при этом было открыто окно текущего проекта электрической схемы, выбранные символы подключенных библиотек могут вызываться кнопкой Place</br>

| Available Libraries      |                                   | ? ×                        |
|--------------------------|-----------------------------------|----------------------------|
| Project Installed Search | Path                              |                            |
| Installed Libraries      | Path                              | Туре 🔺                     |
| <b>€</b> S_572.IntLib    | E:\Program Files\P-CAD 2002\Lib\f | RUS_LIB\LI. Integrated     |
| 653_S_556.IntLib         | E:\Program Files\P-CAD 2002\Lib\f | RUS_LIB\LI. Integrated 🛛 🕅 |
| S_CHIP.PCBLIB            | E:\Program Files\P-CAD 2002\Lib\f | RUS_LIB\LI. Protel Footpri |
| S_CHIP.IntLib            | E:\Program Files\P-CAD 2002\Lib\{ | RUS_LIB\LI. Integrated 🛛 🖉 |
| CP ALTERA.IntLib         | E:\Program Files\P-CAD 2002\Lib\{ | RUS_LIB\LI. Integrated 🔤   |
| C S_155.IntLib           | E:\Program Files\P-CAD 2002\Lib\{ | RUS_LIB\LI. Integrated     |
| C S_176.IntLib           | E:\Program Files\P-CAD 2002\Lib\{ | RUS_LIB\LI. Integrated     |
| 🗗 S_537.IntLib           | E:\Program Files\P-CAD 2002\Lib\{ | RUS_LIB\LI. Integrated     |
| 🛛 🗗 S_551.IntLib         | E:\Program Files\P-CAD 2002\Lib\f | RUS_LIB\LI. Integrated 🛛 🗱 |
| CP S_544.IntLib          | E:\Program Files\P-CAD 2002\Lib\f | RUS_LIB\LI. Integrated 🛛 🗱 |
| 🗗 S_559.IntLib           | E:\Program Files\P-CAD 2002\Lib\f | RUS_LIB\LI. Integrated 🛛 🗱 |
| <b>G</b> P S_573.IntLib  | E:\Program Files\P-CAD 2002\Lib\f | RUS_LIB\LI. Integrated 🗱   |
| 🗗 S_574.IntLib           | E:\Program Files\P-CAD 2002\Lib\f | RUS_LIB\LI. Integrated 🔄   |
| Move Up Move D           | own                               | Install <u>R</u> emove     |
|                          |                                   | ( <u>C</u> lose            |

Рис. 3.25

Для исключения ненужных в проекте библиотек вызвать, аналогично п.2, диалоговое окно, рис. 3.25, указать в нем ненужные библиотеки и удалить их из списка кнопкой Remove.

## 3.8. Поиск компонентов в интегрированных библиотеках

Altium Designer 6 располагает эффективными средствами поиска нужного компонента в библиотеках, когда путь к нему и имя библиотеки неизвестно. Поиск выполняется следующим образом.

1. Активизировать поиск кнопкой Search в панели Libraries (рис. 3.24). Открывается диалоговое окно Libraries Search (Рис. 3.26).

2. В верхнем, текстовом поле окна указать "маску поиска" – написать группу символов, которая наверняка является частью имени искомого компонента. Звездочки слева и справа от написанных символов расширяют поиск на все имена во всех библиотеках, в том числе и не подключенных, частью которых является указанная последовательность символов.

3. В поле Options указать в выпадающем списке Search Туре тип объектов поиска – библиотечные компоненты, посадочные места, трехмерные модели или компоненты из баз данных. 4. Кнопкой Helper (помощник) может быть активизирована функция расширения маски поиска – указаны дополнительные признаки, их логическое сочетание, параметры и/или арифметические операции над ними и т.д.

5. В поле Scope указать область поиска библиотечного компонента:

- Available Libraries поиск в инсталлированных библиотеках;
- Libraries on Path поиск по заданному пути.

| Libraries Search                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                          | × |
|---------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|---|
| *1533*                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                    |   |
| Options<br>Search type Components ▼<br>✓ Clear existing query                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                             |   |
| Scope       Path         O Available libraries       Path:         Image: Scope of the state search       Path:         Image: Scope of the state search       Image: Scope of the state search         Image: Scope of the state search       File Mask:         Image: Scope of the state search       Image: Scope of the state search         Image: Scope of the state search       Image: Scope of the state search         Image: Scope of the state search       Image: Scope of the state search         Image: Scope of the state search       Image: Scope of the state search         Image: Scope of the state search       Image: Scope of the state search         Image: Scope of the state search       Image: Scope of the state search         Image: Scope of the state search       Image: Scope of the state search         Image: Scope of the state search       Image: Scope of the state search         Image: Scope of the state search       Image: Scope of the state search         Image: Scope of the state search       Image: Scope of the state search         Image: Scope of the state search       Image: Scope of the state search         Image: Scope of the state search       Image: Scope of the state search         Image: Scope of the state search       Image: Scope of the state search         Image: Scope of the state search       Image: Scope of the state search |   |

Рис. 3.26

В последнем случае в поле Path указать путь, по которому следует искать библиотеки.

6. Кнопкой Search начать поиск компонента.

Результаты поиска отображаются в плавающей панели Libraries, в списке Query Results. Значки найденных компонентов отображаются в поле просмотра. Имя выбранного компонента появляется на кнопке Place в диалоговом окне рис. 3.24. Щелчком на Place компонент, в зависимости от выполняемой стадии проектирования, выносится на поле графического листа схемы или печатной платы, где может быть зафиксировано нужное число его копий.

#### 4. Настройка конфигурации графических редакторов

Проект печатной платы Altium designer 6 должен содержать, как минимум, два основных документа – схему электрическую принципиальную и интегральный графический образ печатной платы. Процедура образования нового проекта и включения в его логическую структуру новых документов – документа графического редактора листа электрической схемы и документа графического редактора печатной платы – рассмотрена в разд. 2.2 и 2.3.

Будем считать, что разрабатывается проект ячейки фильтров нижних частот PCB\_Filter.PrjPcb и в структуре проекта образованы документ схемного редактора – лист схемы PCB\_Filter.SchDoc и лист графического редактора печатной платы PCB\_Filter.PcbDoc.

В следующих разделах рассмотрим вопросы настройки конфигурации графического листа редактора схемы и конфигурации графического листа редактора печатной платы. При этом поставим перед собой задачу оформления документа электрической принципиальной схемы по ЕСКД.

### 4.1. Конфигурация графического редактора схем

#### 4.1.1. Лист схемы по ЕСКД

Как при образовании нового схемного документа в структуре активного проекта, так и при открытии нового свободного документа командой File>New>>Schematic в рабочем пространстве схемного редактора открывается лист формата A1 одного из "западных" стандартов. Размеры листа 800×565 мм. Размеры поля и графление бланка основной надписи отличается от принятого в ЕСКД. По краям листа располагается рамка, разбитая на зоны, обозначенные по вертикали латинскими буквами, а по горизонтали – цифрами. Рассмотрим процедуру формирования бланка форматки по ГОСТ 2.301-68 с основной надписью по ГОСТ 2.104-2006 на примере листа формата A2.

1. Активизировать команду главного меню Design>>Document Options. Открывается диалоговое окно Document Options с тремя панелями-закладками – Sheet Options – настройки листа, Parameters – реквизиты документа и Units – система единиц измерения (рис. 4.1).

2. Активизировать закладку Units и установить метрическую систему единиц – Metric. Перейти на закладку Sheet Options.

3. В поле Options отключить видимость основной надписи, пришедшей при открытии документа – убрать "птичку" опции Title Block; оставить видимыми границы листа и обозначения зон разметки – опции Show Border и Show Reference Zones.

4. В поле Grids установить значения шага сетки захвата (Snap) и видимой сетки (Visible) в 1 мм.

| Template                   |                    | [ Standard Style   |                    |
|----------------------------|--------------------|--------------------|--------------------|
| File Name                  |                    | Standard styles A1 | <b>•</b>           |
| Options                    |                    | Custom Style       |                    |
| Orientation Landscape 💌    | ☑ Snap 1mm         | Use Custom style 🔽 |                    |
| 🗖 Title Block 🛛 Standard 🔽 | Visible 1mm        | Custom Width 604r  | nm                 |
| Sheet Number Spaces 4      |                    | Custom Height 430r | nm                 |
| 🗹 Show Reference Zones     | Electrical Grid    | X Region Count 4   |                    |
| Show Border                | 🗹 Enable           | Y Region Count 2   |                    |
| Show Template Graphics     | Grid Range 1mm     | Margin Width 5mm   |                    |
| Border Color               |                    |                    |                    |
| Sheet Color                | Change System Font | Up                 | date From Standard |

Рис. 4.1

5. В поле пользовательских настроек Custom Style активизировать настройку пользовательского формата – опция Use Custom Style и назначить размеры листа по горизонтали и по вертикали. При этом необходимо руководствоваться следующим. Зонная разметка должна быть сохранена для того, чтобы впоследствии, в схеме, была возможность перенумерации позиционных обозначений.

С другой стороны, если оставить обозначения зон в пределах размеров стандартного листа 594×420 мм, то их расположение в рамке по левому полю листа входит в противоречие с необходимостью расположить в этом поле дополнительные графы основной надписи. Кроме того, настройка листа позволяет установить единую ширину поля по всему периметру листа, в то время как лист по ЕСКД должен иметь левое поле шириной 20 мм. Поэтому представляется целесообразным установить размеры листа такими, чтобы лист лежал краями по внутреннему краю рамки с разметкой зон.

Таким образом, для листа формата A2 назначаем размеры Custom Width и Custom Height 604×430 мм, а ширину поля, содержащего зонную разметку – Margin Width 5 мм.

Число зон разметки по горизонтали и по вертикали (X Region Count и Y Region Count) назначаем, соответственно, 4 и 2. Щелчком на ОК завершить настройки.

6. В главном меню программы активизировать команду черчения линий Place>>Drawing Tools>>Line. Клавишей Таb вызвать диалоговое окно настройки параметров линии (рис. 4.2).





Выбрать толщину линии Small и построить в графическом окне схемного редактора внешний прямоугольник размерами 594×420 мм по внутренней рамке зонной окантовки листа.

Повторить диалог настройки толщины линии: выбрать толщину линии Medium и вычертить внутренний прямоугольник из начальной точки с координатами X=25 мм, Y=10 мм, так, чтобы он образовал внутреннюю рамку форматки A2: левое поле шириной 20 мм; остальные поля – шириной 5 мм.

7. В правом нижнем углу листа вычертить графы основной надписи по ГОСТ 2.104-68; в левом верхнем углу и на левом поле вычертить дополнительные графы.

Annotation





8. Активизировать команду главного меню Place>>Text String и расставить шаблон "Text" в те графы основной надписи, где должны располагаться неизменяемые надписи – *Разраб.*, *Пров.*, *Т. контр.*, *Н. контр.* и др. После этого, по очереди, двойным щелчком левой клавиши мыши на каждом из шаблонов "Text" вызвать окно редактирования текстовой строки (рис. 4.3) и заменить слово "Text" на соответствующую неизменяемую запись основной надписи.

В этом же окне может быть изменена ориентация записи, ее центровка (Horizontal Justification и Vertical Justification), установлено зеркальное изображение (Mirror), выбран цвет символов.

Кроме того, по щелчку на кнопке Change может быть изменена гарнитура текста (Font), размер и наклон символов.

Применительно к нашей задаче, следует назначить для неизменяемых записей гарнитуру Arial, курсив, высоту (кегль) 14 точек.

### 4.1.2. Реквизиты документа

1. Активизировать диалог настройки параметров документа (см. рис. 4.1) и открыть закладку Parameters. На данной закладке открывается список так называемых реквизитов документа – записей, относящихся к разрабатываемому проекту и также размещаемых в графах основной надписи.

В колонке Name – имя – располагаются имена реквизитов (поанглийски) – "Разработал" (Author), "Проверил" (Checked By) и др.

В колонку Value – значение – должны быть занесены имена разработчика, других лиц, наделенных правом проверки, утверждения документа, обозначение документа и другие реквизиты проекта.

Процедура заполнения реквизитов такова, что позволяет поместить любой из них в любое поле основной надписи и даже вообще в любое место графического листа. Тем не менее, на стадии формирования шаблона листа целесообразно проанализировать этот список реквизитов, подобрать в нем подходящие по смыслу англоязычные и добавить несколько реквизитов, для которых нет подходящего эквивалента. *Использования символов кириллицы в именах реквизитов программа не допускает*, поэтому имена добавляемых атрибутов приходится писать латинскими буквами.

Приведем список реквизитов для документа по ЕСКД.

- Разработал Author существует в исходном списке;
- Проверил Checked Ву существует в исходном списке;
- Утвердил Арргоved Ву существует в исходном списке;
- Обозначение по ГОСТ 2.201-80 Drawing Number существующий реквизит;
- Наименование изделия Title существующий реквизит;

- Индекс предприятия – Company Name – существующий реквизит;

- Лист- SheetNumber существующий реквизит;
- Листов SheetTotal существующий реквизит;

2. Кнопкой Add активизировать диалог назначения новых реквизитов и добавить к имеющемуся списку реквизиты, необходимые для документов по ЕСКД (ГОСТ 2,104-2000):

- Технологический контроль имя TechContr;
- Нормоконтроль имя NormContr;
- Тип документа (обозначение вида и типа схемы по ГОСТ 2.701-84) имя DocType;
- Литера три реквизита с именами Lit1, Lit2 Lit3.

3. Сохранить построенный лист как файл шаблона (Schematic Template) с именем A2\_ESKD.SchDot в пользовательском подкаталоге ...\Templates.

### 4.1.3. Заполнение основной надписи документа

Поскольку такие реквизиты схемы электрической принципиальной радиоэлектронного функционального узла, как наименование узла, обозначение документа по ГОСТ 2.201-80 (так называемый децимальный номер), обозначение типа схемы (запись "Схема электрическая принципиальная"), фамилия разработчика и ряд других присваиваются документам еще до начала разработки схемы, имеет смысл заполнить их в самом начале работы над проектом – сразу после того, как открывается файл шаблона листа.

1. Комбинацией клавиш Ctrl+N активизировать плавающую панель Files, затем в поле New from Template указать команду поиска шаблонов листов схемы Schematic Templates.

2. Выбрать файл шаблона листа по ЕСКД, например, A2\_ESKD.SchDot и открыть файл.

3. Щелчком правой клавиши мыши открыть контекстное меню и активизировать последовательность команд Options>>Document Parameters. открывается диалоговое окно Document Options (см. рис. 4.1) с активной закладкой Parameters.

4. Выбрать в списке параметров (реквизитов документа), по очереди, необходимые реквизиты документа и для каждого двойным щелчком левой клавиши мыши на пустом поле колонки Value открыть диалог редактирования свойств реквизита – Parameter Properties (рис. 4.4).

| Name                 |          | /alue  | 0.001 33      |                    |              |
|----------------------|----------|--------|---------------|--------------------|--------------|
| 🗆 Visible 🛛 🗹        | Lock     |        | Lock          |                    |              |
| Properties           |          |        |               |                    |              |
| Location X Omm       | Color    |        | Туре          | STRING             | •            |
| Location Y Omm       | Font (   | Change | Unique ID     |                    | Reset        |
| Orientation ODeg     | rees 🔻   | Allov  | v Synchroniza | ation With Databa  | se 🔽         |
| 🗹 Auto               | position | Allow  | v Synchroniza | ation With Library | $\checkmark$ |
| Justification Bottom | n 🔽 Left | ▼      |               |                    |              |

Рис. 4.4

5. В поле Value диалогового окна вписать строку "значения" реквизита, например, обозначение документа схемы электрической принципиальной по ГОСТ 2.201-80 – АБВГ.467222.001 ЭЗ. Установить для реквизита свойство видимости (Visible).

6. В поле Properties (свойства) может быть установлена ориентация надписи (Orientation), ее центровка (Justification), задан цвет символов (Color) и гарнитура текста (Font>>Change).

7. После того, как значения всех реквизитов записаны и диалог закрыт, щелчком правой клавиши снова открыть контекстное меню и активизировать в нем последовательность команд Options>>Schematic Preferences. Открывается диалог настройки функций схемного редактора – окно Preferences.

8. В дереве функций в левой половине окна рис. 4.1 выбрать ветвь Schematic>Graphical Editing, после чего в правой половине окна активизировать опцию Convert Special Strings. Закрыть диалог настройки функций (OK).

9. Активизировать команду Place>>Text String и нажатием клавиши Tab вызвать диалоговое окно редактирования текстовой строки (см. рис. 4.3).

10. В поле Properties окна редактирования текста щелчком мыши развернуть выпадающий список в строке Text (рис. 4.5). В списке представлены "специальные строки" – имена реквизитов из поля параметров документа, с предшествующим им знаком равенства.

11. Указать курсором строку =DocumentNumber и закрыть диалог щелчком на ОК. На поле графического листа появляется и перемещается

вместе с курсором мыши строка с обозначением документа, в нашем случае, это АБВГ.467222.001 ЭЗ. Поместить эту строку в графу 1-ю основной надписи документа и зафиксировать щелчком мыши.





Аналогичным образом перенести остальные реквизиты документа из списка параметров в графы основной надписи.

Отметим, что при указании строки =DocumentName на поле чертежа выводится имя файла схемы или шаблона, независимо от того, какая запись была помещена в поле Value списка реквизитов в диалоговом окне настройки параметров документа. Это дает возможность поместить имя файла документа в одну из свободных или дополнительных граф основной надписи, как это требуется по ГОСТ 2.104-2000, в который включены нормы, касающиеся сведений об электронном документе, на основании которого выпускается "твердая копия" (чертеж).

В результате рассмотренной процедуры мы получаем чистый лист схемы электрической принципиальной разрабатываемого функционального узла, стандартного формата A2 по ГОСТ 2.301-68, с заполненными графами основной надписи по ГОСТ 2.104-2000, готовый к составлению и редактированию схемы.

Сохраним подготовленный таким образом лист схемного документа как свободный документ с именем PCB\_Filter.SchDoc.

# 4.2. Настройка конфигурации графического редактора печатной платы

## 4.2.1. Размеры листа

1. В плавающей панели Projects активизировать документ графического редактора печатной платы PCB\_Filter.PcbDoc. В главном окне программы открывается графический лист редактора печатной платы с размещенным в центре листа контуром печатной платы. 2. Активизировать команду главного меню Design>>Board Options или щелчком правой клавиши мыши в поле графического листа активизировать контекстное меню и указать в нем последовательность команд Options>>Board Options. Открывается диалоговое окно управления свойствами листа Board Options (рис. 4.6).

| Board Options                                                                                                                                                                                                                            |                                                                                                                                                     | ? ×                                                                                                        |
|------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|-----------------------------------------------------------------------------------------------------------------------------------------------------|------------------------------------------------------------------------------------------------------------|
| Measurement Unit         Unit       Metric         Snap Grid         X       2.5mm         Y       2.5mm         Component Grid         X       2.5mm         Y       2.5mm         Designator Display         Display Physical Designat | Electrical Grid<br>Electrical Grid<br>Range 0.25mm<br>Snap To Board Outline<br>Visible Grid<br>Markers Lines<br>Grid 1 2.5mm<br>Grid 2 25mm<br>Cors | Sheet Position<br>× 50mm<br>Y 50mm<br>Width 594mm<br>Height 420mm<br>Display Sheet<br>Lock Sheet Primitive |
|                                                                                                                                                                                                                                          |                                                                                                                                                     | OK Cancel                                                                                                  |

Рис. 4.6

3. В поле Sheet Position назначить размеры графического листа, на котором может формироваться рабочий чертеж печатной платы, и указать координаты левого нижнего угла листа в рабочем пространстве графического редактора печатной платы.

4. Установить видимость листа. При включенной видимости листа заготовка платы изображается на экране монитора на белом поле.

#### 4.2.2. Сетки проектирования

При разработке проекта для размещения компонентов и других объектов на поле печатной платы назначаются сетки. Управление формированием сеток выполняется по команде главного меню Design>>Board Options ("горячие" клавиши D,O), либо из контекстного Рор-ир меню, вызываемому по щелчку правой клавиши мыши в поле открытого листа проекта, выбором в этом меню подкоманд Options>>Board Options, Sheet или Grids. Во всех случаях открывается диалоговое окно Board Options (рис. 4.6). 1. Для размещения компонентов (и только для этого) назначается сетка, именуемая Component Grid. Значение шага сетки по горизонтали и по вертикали выбирается из выпадающего списка или вводится с клавиатуры.

2. Для размещения прочих объектов – линий, вырезов и т.п., в том числе и печатных проводников – назначается сетка, называемая Snap Grid (сетка захвата). Шаг данной сетки также назначается из выпадающего списка или с клавиатуры и должен находиться в дробном или кратном соотношении с шагом сетки компонентов, с тем, чтобы можно было легко попадать курсором в точки расположения выводов компонентов при трассировке печати. "Горячей" клавишей G вызывается контекстное меню, в котором шаг сетки Snap Grid может быть изменен.

3. "Электрическая" сетка (Electrical Grid) назначается для размещения и присоединения друг к другу электрических объектов (печатных проводников). Обладает приоритетом перед сеткой захвата Snap Grid. Шаг сетки назначается в зависимости от класса точности и технологии выполнения печатного проводящего рисунка. Попадая в пределы одного шага данной сетки, электрические объекты соединяются друг с другом – происходит их захват.

Комбинацией "горячих" клавиш Shift+Е электрическая сетка активизируется или отключается в любой момент работы с проектом.

4. Кроме этих сеток назначаются две, так называемые видимые сетки Visible Grids. Эти сетки используются только для визуального контроля действий при размещении объектов, их выравнивании и других операциях графического редактирования.

#### 4.2.3. Заготовка печатной платы

При разработке нового проекта необходимо определить геометрию и структуру слоев заготовки печатной платы. Первый шаг по формированию структуры заготовки целесообразно выполнить, пользуясь встроенной в Altium Designer функцией "Мастера подсказки" PCB Board Wizard (дословно – волшебник). Рассмотрим процедуру по шагам.

1. Активизировать плавающую панель меню Files. Для этого в главном меню программы активизировать цепочку команд:

File>>New>>Other>>Files Panel,

либо использовать комбинацию "горячих" клавиш Ctrl+N.

2. В поле New from template панели Files активизировать последнюю команду: PCB Board Wizard. Открывается диалог настройки параметров заго-

товки печатной платы. Настройка выполняется в несколько шагов. На каждом шаге в диалоговом окне PCB Board Wizard (рис. 4.7) предлагается выполнить ряд установок. Последовательный переход с шага на шаг и обратно выполняется по щелчкам на кнопках Next и Back.

| PCB Board Wizard                                                                                                               | ?                                                                                                                                                                                                                                                                                                                                 | x |
|--------------------------------------------------------------------------------------------------------------------------------|-----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|---|
| Choose Board Details<br>Choose Board Details                                                                                   |                                                                                                                                                                                                                                                                                                                                   |   |
| Outline Shape:<br><ul> <li>Rectangular</li> <li>Circular</li> <li>Custom</li> </ul> Board Size: Width 127.0 mm Height 101.6 mm | Dimension Layer       Mechanical Layer 1         Boundary Irack Width       0.3 mm         Dimension Line Width       0.3 mm         Keep Out Distance       1.3 mm         From Board Edge       1.3 mm         ✓ Title Block and Scale       Corner Cutoff         ✓ Legend String       Inner CutOff         ✓ Dimension Lines |   |
|                                                                                                                                | <u>C</u> ancel < <u>B</u> ack <u>Next</u> > <u>Finish</u>                                                                                                                                                                                                                                                                         | ] |

Рис. 4.7

3. На шаге Choose Board Units определить систему единиц измерения – указать Metric.

4. На шаге Choose Board Profiles открывается список из 60 возможных вариантов готовой заготовки. Сюда входят несколько типоразмеров "Европлаты", несколько вариантов адаптера PCI-шины персонального IBM-компьютера и много других. Для формирования заготовки из ряда типоразмеров УБНК1 по ГОСТ 26765.12-86 выбираем вариант пользовательских установок – Custom.

5. На шаге Choose Board Details (см. рис. 4.7), указываются:

- форма платы прямоугольная (Rectangular), круглая (Circular) или произвольная (Custom), ограниченная прямоугольными отрезками и/или дугами;
- размеры платы по горизонтали и по вертикали Board Size;
- выбирается слой для размещения размерных линий из числа "механических" слоев – по умолчанию – Mechanical Layer 1;
- толщина (ширина) линии, ограничивающей контур платы Boundary Track Width;
- толщина размерных линий Dimension Line Width;

• расстояние от края платы до ограничительной линии зоны трассировки печати – Keep Out Distance From Board Edge;

6. На шаге Choose Board Layers указывается число сигнальных (Signal Layers) и экранных слоев печатной платы (Power Planes). Необходимые значения назначаются в полях просмотра диалогового окна.

7. На следующем шаге, Choose Via Style, предлагается выбрать один из двух стилей – только сквозные (Thruhole Vias only) или только слепые и захороненные переходные отверстия (Blind and Buried Vias only). В диалоговом окне показывается фрагмент разреза платы для выбранного случая.

8. На следующем шаге, Choose Component and Routing Technologies, предлагается выбрать преобладающий тип компонентов – поверхностномонтируемые (Surface-mount Components) или монтируемые штырями в отверстия (Through-hole Components). Для поверхностно-монтируемых (SMT) предлагается указать правила установки компонентов – на одной или на обеих сторонах платы. Для штыревых компонентов предлагается указать, сколько печатных проводников может быть проведено между двумя переходными (монтажными) отверстиями, расположенными с шагом 2,54 мм – один, два или три.

9. На следующем шаге, Choose Default Track and Via sizes в диалоговом окне приводятся минимальные значения ширины проводника, зазоров и диаметры контактной площадки и отверстия (см. табл. 4.1).

Таблица 4.1

| Число       | Число Мин. ширина |                | Мин. диаметр | Минимальные |  |
|-------------|-------------------|----------------|--------------|-------------|--|
| проводников | проводника,       | конт. площадки | отверстия    | зазоры      |  |
|             | ММ                | ММ             | MM           | MM          |  |
| 1           | 0,3               | 1,6            | 0,8          | 0,3         |  |
| 2           | 0,2               | 1,0            | 0,6          | 0,2         |  |
| 3           | 0,2               | 0,6            | 0,3          | 0,2         |  |

Видим, что прокладка более чем одного проводника в зазоре между выводами требует уменьшения диаметра контактной площадки, и, в особенности, монтажного отверстия до величины, недостаточной для нормальной установки штыревых выводов подавляющей массы компонентов (микросхемы в DIP-корпусах, резисторы, конденсаторы и др.). Представляется, что данная информация дается только для справки, поскольку приведенные в диалоговом окне размеры могут быть произвольно изменены, а программа при этом не контролирует – произойдет или не произойдет перекрытие металлизации проводников между собой или с контактными площадками, если задать недопустимые значения.

После выполнения всех этих действий программа переходит в финишное окно и предлагает завершить работу по формированию заготовки щелчком по кнопке Finish.

В графическом окне Altium Designer появляется изображение заготовки печатной платы – зачерненная область выбранной формы – в нашем случае – прямоугольник размерами 170×110 мм, с наложенной на него сеткой.

Поскольку плата в стандарте УБНК1 имеет форму с вырезами и скосами на углах (рис. 4.8), нам предстоит выполнить ее доработку.



Рис. 4.8

#### 4.2.4. Редактирование контуров заготовки

В Altium Designer заложены развитые средства управления геометрией объектов. Не имея возможности подробно рассмотреть все эти средства, ограничимся на данном этапе изложения редактированием контура заготовки печатной платы.

Для формирования контура заготовки УБНК1, установленного стандартом ГОСТ 26765.12-86, следует воспользоваться функцией переопределения контура платы. 1. Щелчком правой клавиши мыши вызвать контекстное Pop-up меню, активизировать функцию управления шагом сетки захвата Snap Grid и установить значение шага сетки в 2,5 мм.

2. Активизировать в главном меню программы цепочку команд: Design>>Board Shape>>Redefine Board Shape. Курсор на экране принимает вид большого перекрестия, а исходный контур заготовки платы меняет цвет.

3. Провести курсором, со щелчками левой клавиши мыши, новый контур заготовки, в соответствии с имеющимся чертежом или эскизом. Курсор перемешается по узлам сетки захвата. Удобно, если при этом шаг одной из видимых сеток совпадает с шагом сетки захвата. Щелчком правой клавиши или клавишей Esc завершить операцию. Контур заготовки принимает новые очертания (см. рис. 4.8).

## 4.2.5. Слои графического редактора печатной платы

Как и в графических редакторах печатной платы большинства известных САПР, в Altium Designer информация так же структурируется по слоям.

Для управления структурой слоев активизируется команда главного меню Design>>Board Layers and Colors. Открывается одноименное диалоговое окно, в котором представлена структура слоев созданной нами заготовки печатной платы (рис. 4.9).

Слои в Altium Designer трех типов.

- Электрические слои (Electrical Layers) всего проект многослойной печатной платы может содержать до 32-х сигнальных слоев (Signal Layers) и до 16 слоев сплошной металлизации для цепей питания и Земли (Plane Layers). Для добавления, удаления электрических слоев и настройки их параметров служит подсистема управления слоями так называемый менеджер управления слоями Layer Stack Manager.
- Механические слои (Mechanical Layers) всего 16 слоев общего назначения для размещения на них элементов сборки, обозначений размеров, контура печатной платы, форматки чертежа и др. Состав и свойства механических слоев, используемых в проекте, настраиваются в диалоге. Перед тем, как использовать механический слой, его нужно активировать. Для этого следует:
  - отключить активность опции Only show enabled mechanical layers (Показывать только активные механические слои);

- в поле Enable установить (птичками) активность необходимого числа механических слоев;
- активировать опцию Only show enabled mechanical layers: при этом в диалоговом окне, рис. 4.9, остается видимым список только активизированных слоев.

| Board Lavers and Colors                       |                                                        |                                           | ? X                                     |
|-----------------------------------------------|--------------------------------------------------------|-------------------------------------------|-----------------------------------------|
|                                               |                                                        |                                           |                                         |
| Signal Layers (S) Color Show<br>Top Layer (T) | Internal Planes (P) Color Show<br>Internal Plane 1 (P) | Mechanical Color Show Enable<br>Layers(M) | Single Linked To<br>Layer Sheet<br>Mode |
| Bottom Layer (B)                              | Internal Plane 2 (L)                                   | Mechanical 1                              |                                         |
|                                               |                                                        | Mechanical 4                              |                                         |
|                                               |                                                        | Mechanical 5                              |                                         |
|                                               |                                                        | Mechanical 5<br>Mechanical 7              | ╘┼╘╴┥╵                                  |
| Only show layers in layer stack               | Only show planes in layer stack                        | Only show enabled mechanical Layers       | Layer Pajrs                             |
| Mask Layers (A) Color Show                    | Other Layers (O) Color Show                            | System Colors (Y)                         | Color Show                              |
| Top Paste                                     |                                                        | Connections and From Tos                  |                                         |
| Bottom Paste                                  | Keep-Uut Layer                                         | DRC Error Markers                         |                                         |
| Bottom Solder                                 | Multi-Lawar 20000000                                   | Visible Grid 1                            |                                         |
|                                               |                                                        | Visible Grid 2                            |                                         |
|                                               |                                                        | Pad Holes                                 |                                         |
|                                               |                                                        | Via Holes                                 |                                         |
| Silkscreen Layers (K) Lolor Show              |                                                        | Highlight Color                           |                                         |
| Pottom Querlay (P)                            |                                                        | Board Line Color                          |                                         |
|                                               |                                                        | Board Area Color                          |                                         |
|                                               |                                                        | Sheet Line Color                          |                                         |
|                                               |                                                        | Sheet Area Color                          |                                         |
|                                               |                                                        | Workspace Start Color                     |                                         |
|                                               |                                                        | Workspace End Color                       |                                         |
| All On All Off Used On                        | Selected On Selected Off Clear                         | Default Colors DXP-2004 Colo              | ors Classi <u>c</u> Colors              |
| Manage Layer Sets                             |                                                        |                                           | OK Cancel                               |

Рис. 4.9

Видимость механического слоя назначается/отключается в поле Show. При активированной опции Linked to Sheet объекты, размещенные на механическом слое, подключаются к листу проекта и могут делаться видимыми или невидимыми при управлении видимостью листа проекта.

- Специальные слои:
  - Top Solder и Bottom Solder слои защитных масок на верхней и нижней сторонах платы;
  - Тор Paste и Bottom Paste слои трафаретов для нанесения припойной пасты на верхнюю и нижнюю сторону платы;
  - Тор Overlay и Bottom Overlay верхний и нижний слои шелкографии (маркировки и обозначения контуров компонентов);
  - о Drill Guide слой центров отверстий;
  - Кеер-Out Layer слой для размещения ограничительных контуров трассировки;

- о Drill Drawing слой сверловки;
- Multi-Layer слой для размещения контактных площадок и переходных отверстий многослойных печатных плат.

Кроме управления свойствами слоев, в диалоговом окне, рис. 4.9, представлены функции управления цветом и видимостью целого ряда объектов, не принадлежащих определенным слоям, но являющихся принадлежностью проекта – сеток, линий электрической связи (Connections), маркеров ошибок DRC-контроля, отверстий контактных площадок (Pad Holes), отверстий у межслойных переходов (Via Holes) и др.

## 4.2.6. Менеджер структуры слоев

Для управления структурой электрических слоев проекта в Altium Designer 6 есть еще одно наглядное и эффективное средство – так называемый Менеджер структуры слоев. Вызывается из контекстного Pop-up меню активацией цепочки команд: Options>>Layer Stack Manager. Открывается одноименное диалоговое окно (рис. 4.10).



Рис. 4.10

В левой части окна представлено изометрическое изображение структуры слоев, установленной при формировании заготовки печатной платы. При указании курсором строки пояснений, относящихся к слою, активизируются функции управления свойствами выбранного слоя:

• кнопками Add Layer и Add Plane добавляются новые сигнальные и экранные слои;

• кнопками Move Up и Move Down выбранный слой перемещается вверх или вниз, при этом наружные слои Top Layer и Bottom Layer не могут

быть перемещены вовнутрь платы;

• кнопкой Delete выбранный слой может быть удален из структуры;

• кнопкой Properties открывается диалог управления свойствами слоя – типом, толщиной и диэлектрической проницаемостью изоляционных слоев, толщиной фольги проводящих слоев.

Кроме того, менеджер слоев позволяет определить парные слои, соединяемые межслойными переходами (кнопка Configure Drill Pairs), а также выполнить расчет волновых сопротивлений печатных проводников. Для этого активируется кнопочная команда Impedance Calculation.

В открывающемся диалоговом окне приводятся эмпирические расчетные формулы для волнового сопротивления микрополосковой линии, образуемой печатным проводником, расположенным над сплошным экранным слоем и проводником, проходящим между двумя экранными слоями.

## 4.2.7. Настройка правил проектирования

Заключительным этапом подготовки рабочего пространства является настройка правил проектирования. Для этого активизируется команда главного меню Design>>Rules. Открывается диалоговое окно редактирования правил PCB rules and Constraints Editor (рис. 4.11).



Рис. 4.11

В левой части окна располагается дерево правил проектирования, Design Rules. В правой части – список из 26 правил ведения проекта, с указанием категории, приоритета, активности, атрибутов – численных значений, логических признаков или словесных описаний.

По двойному щелчку в строке с выбранным правилом или при выборе его же в дереве, в правой половине окна разворачиваются функции редактирования данного правила (см. рис. 4.11).

Для этой же цели служит подсистема Мастера подсказки, вызываемая по команде главного меню Design>>Rule Wizard.

#### 4.2.8. Барьеры трассировки

На плате могут быть обозначены зоны, запрещенные для размещения компонентов и расположения печатных проводников. В типичном случае это может быть зона по краям платы, необходимая для крепления рамок, соединителей и т.п. Кроме этой зоны на плате могут быть вырезы, крепежные отверстия, головки винтов, шайбы, гайки и другие области, по которым нельзя проводить печатные проводники.

При использовании в проекте заготовок печатных плат из подкаталога ...\Templates пакета запретные зоны, как правило, присутствуют в этих заготовках и импортируются с ними в проект.

При самостоятельном формировании заготовки запретные зоны должны быть построены. Границы этих запретных зон могут выполняться с помощью целого ряда графических примитивов – линий, дуг, залитых областей (Fill), регионов (Region).

В случае, если действие запрета должно распространяться на все слои металлизации, процедура построения следующая.

1. Выбрать курсором закладку Keep-Out Layer в нижней части графического окна программы.

2. Активизировать команду Place>>Line и вычертить замкнутый контур зоны запрета.

3. Клавишей Esc или щелчком правой клавишей мыши закончить построение.

Запретная зона, действующая в одном выбранном слое, строится по команде Place>>Keepout.

1. Аналогично предыдущему случаю, выбрать необходимый слой.

2. Активизировать команду Place>>Keepout, выбрать из выпадающего подменю необходимый графический примитив и прочертить контуры зоны запрета. Запретные зоны, действующие в единственном слое, не экспортируются в выходные файлы фотошаблона и в файлы обменного формата ODB++.

#### 4.2.9. Подключение бланка форматки стандартных листов

Средства Altium Designer 6 позволяют разместить чертеж печатной платы на листе стандартных размеров. Все заготовки, включая бланки форматок чертежных листов находятся в рабочей директории пакета, в подкаталоге ...\Templates. Среди этих бланков есть бланки формата A0...A4 в стандарте ISO. Графление этих бланков не совпадает с графлением форматок по ЕСКД, поэтому для формирования документов по ЕСКД приходится формировать свои бланки. Собственный бланк форматки может быть построен на одном из механических слоев, аналогично тому, как строилась форматка для листа электрической схемы.

Процедура подключения форматок из каталога заготовок выполняется следующим образом.

1. Открыть РСВ-файл проекта. Убедиться, что включена видимость листа, на который предполагается наложить форматку (командой меню View>>Sheet или горячими клавишами V, H).

2. Вызвать панель Files (Ctrl+N) и в поле New From Templates активировать команду PCB Templates.

3. Выбрать из предлагаемого списка необходимую заготовку, например, a3.PcbDoc. Форматка открывается как обычный документ Altium Designer 6.

4. Селектировать все объекты этого документа (Ctrl+A) и скопировать в буфер обмена Windows (Edit>>Copy или Ctrl+C).

5. Переключиться в окно проекта и присоединить содержимое буфера обмена к проекту (Edit>>Paste или Ctrl+V). Бланк форматки размещается на слое Mechanical16.

6. Активизировать управление слоями проекта (Design>>Board Layers and Colors) и установить для этого слоя признаки видимости, активности и присоединения к листу – Show, Enable и Linked to Sheet.

7. Установить также для слоя форматки признак Single Layer Mode, с тем, чтобы форматка оставалась видимой независимо от активности функции

просмотра выбранного слоя поверх всех остальных. Кнопкой ОК завершить настройку.

Следует отметить, что обрамления интегрального РСВ-образа печатной платы форматкой не делает результат этой операции конструкторским документом в том смысле, который придается этому термину стандартами ЕСКД. Стандартные средства Altium Designer 6, как и многих других "электронных" САПР иностранного происхождения, не дают возможности выполнить полноценные конструкторские документы по ЕСКД:

• невозможно получить в едином документе проекции печатной платы по правилам машиностроительного черчения, в соответствии с требованиями ГОСТ 2.305-68 и ГОСТ 2.417-91;

• невозможно получить зеркальное изображение платы (вид снизу);

• при распечатке документа возможно масштабирование, но одновременно масштабируется как изображение печатной платы, так и форматка, что не допускается по ЕСКД;

• средства простановки размеров не дают возможности нанести размеры и предельные отклонения по ГОСТ 2.307-68.

Вследствие этого для решения задачи формирования конструкторских документов на печатную плату и функциональный узел (модуль) на ее основе приходится конвертировать проект Altium Designer в формат программы подготовки данных для производства CAMtastic 2000 DE или в DXF-формат "машиностроительных" CAПP AutoCAD, Autodesk Inventor или отечественной системы КОМПАС.

## 5. ФОРМИРОВАНИЕ И РЕДАКТИРОВАНИЕ ЭЛЕКТРИЧЕСКОЙ СХЕМЫ

Считаем, что библиотеки компонентной базы для выполнения проекта подготовлены и включены в рабочую среду Altium Designer, все подготовительные операции, рассмотренные в разд. 4.1, выполнены:

- сформирован или открыт из каталога шаблонов лист схемного редактора, стандартного формата по ЕСКД;
- заполнены реквизиты схемного документа;
- установлена метрическая система единиц измерения;
- настроен набор сеток проектирования.

Кроме перечисленных настроек целесообразно установить удобный для работы вид курсора. Для этого активизировать команду главного меню

Tools>>Schematic Preferences, после чего в диалоговом окне Schematic Preferences выбрать опции Schematic>>Graphical Editing>>Cursor Туре и указать один из видов курсора:

- Large Cursor 90 перекрестие через весь экран, под углом  $90^\circ$ ;
- Small Cursor 90 малое перекрестие, под углом 90°;
- Small Cursor 45 малое перекрестие, наклоненное под 45°;
- Tiny Cursor 45 перекрестие меньшего, чем малое, размера, наклоненное под 45°.

# 5.1. Размещение объектов на поле чертежа

Altium Designer 6 делит объекты, находящиеся на поле электрической схемы на графические и электрические. К графическим объектам относятся:

- линия (Line);
- дуга, эллиптическая дуга (Arc, Elliptical Arc);
- эллипс, в частности, окружность (Ellipse);
- сплайн-кривая (Bezier);
- прямоугольник, скругленный прямоугольник (Rectangle, Rounded Rectangle);
- многоугольник (Polygon);
- секторная диаграмма (Pie Chart);
- график (Graphic).

Для размещения графических объектов используется команда главного меню Place>>Drawing Tools, с соответствующими подкомандами, смысл которых ясен из их имен и сопровождающих пикторгамм.

Аналогичный результат достигается при активизации щелчком правой клавиши мыши контекстного меню и указания в нем той же команды Place>>Drawing Tools с ее подкомандами. Для размещения графических объектов может также быть активизирована соответствующая кнопка-пиктограмма в плавающем меню Utilities>>Utility Tools.

К электрическим объектам относятся:

- схемные компоненты (Schematic Component), с их электрическими выводами;
- линии электрической связи (Wire проводник);
- линии групповой связи (Bus);
- идентификаторы цепей (Net Identifiers);

### 5.1.1. Размещение схемных символов

1. Для размещения схемного символа активизировать команду Place>>Part главного меню или всплывающего по щелчку правой клавиши мыши контекстного меню. Можно также воспользоваться "горячими" клавишам P, P. Открывается диалоговое окно Place Part (рис. 5.1) с информацией о компоненте, который предлагает программа. Это последний ранее вводившийся компонент.

| Place Part                           | ?                                                     | x |
|--------------------------------------|-------------------------------------------------------|---|
| Placement Type From Standard Lib     | raries                                                |   |
| Part Details                         |                                                       |   |
| Physical Component<br>Logical Symbol | 580VK28         ▼         History            580VK28_ |   |
| Designator<br>Comment                | DD?                                                   |   |
| <br><u>F</u> ootprint                | 580vK28_580vK28_(580vK28_)                            |   |
| Part ID<br>Lib Path                  | 1 <b>S_580.IntLib</b>                                 |   |
|                                      |                                                       |   |
|                                      | 0K Cancel                                             |   |

Рис. 5.1

2. В поле Placement Туре указать область поиска компонента:

• From Standard Libraries – в стандартных библиотеках (инсталлированных в рабочую среду Altium Designer 6);

- From Database Libraries в библиотеках баз данных.
- 3. В поле Part Details отображаются сведения о компоненте:
- Physical Component имя (тип) "физического" компонента;

• Logical Symbol – имя логического символа (может отличаться от имени компонента, в особенности у многосекционных и гетерогенных);

• Designator – позиционное обозначение – префикс по ГОСТ 2.710-81 или по другому стандарту, а также знак вопроса «?» – для порядкового номера, устанавливаемого в схеме;

• Comment – текстовый комментарий;

- Footprint имя посадочного места;
- Part ID обозначение секции (для многосекционных);
- Lib Path путь к библиотеке.

Отметим, что редактирование текста во всех этих полях не передается компоненту – для этого есть отдельная операция, речь о которой впереди.

4. Кнопкой History активизируется диалоговое окно Placed Parts History (рис. 5.2) – со списком ранее вызывавшихся компонентов. Указанием компонента в списке можно вызвать его повторную установку в схему.

| Pla | ced Parts History |              |          |                  | ? ×     |
|-----|-------------------|--------------|----------|------------------|---------|
|     | Lib. Reference    | Designator   | Comment  | Footprint        | Part ID |
| Ð   | 580VK28_          | DD?          | 580VK28_ | 580VK28_580VK    | 1       |
| Ð   | KR556RT5          | DD?          | KR556RT5 | DIP24            | 1       |
| Ð   | KT361             | 61 VT? KT361 |          | KT361_KT361(Prii | 1       |
|     |                   |              |          |                  |         |
|     | ilear History     |              |          | ОК               | Cancel  |

Рис. 5.2

5. Для поиска новых компонентов кнопкой активизировать поиск библиотек, в которых хранится нужный … компонент.

Открывается диалоговое окно Browse Libraries (рис.5.3).

• В поле Libraries открывается окно со списком инсталлированных библиотек.

• Кнопкой шактивизировать знакомое нам окно, рис. 3.25, позволяющее включить необходимые библиотеки в рабочую среду программы или исключить ненужные.

• Кнопкой Find активизировать диалоговое окно поиска компонента по маске (см. рис. 3.26).

• В поле Component Name отображается дерево структуры выбранной библиотеки.

• В поле Model Name отображается дерево моделей выбранного компонента (ТПМ, SPICE-модель и др.).

• В полях предварительного просмотра отображается УГО схемного компонента и его посадочное место (ТПМ).

6. Завершить выбор компонента кнопкой ОК.





7. Перед установкой выбранного компонента необходимо, как минимум, отредактировать его позиционное обозначение и указать номер или другое обозначение секции (в случае многосекционного компонента). Для этой цели служит процедура "горячего" редактирования (Re-entrant Editing), активизируемая клавишей Tab. Открывается диалоговое окно свойств компонента Component Properties (рис. 5.4).

Применительно к текущей задаче, следует:

- в поле Designator ввести вместо знака вопроса порядковый номер позиционного обозначения;
- кнопками <<>>> выбрать секцию, в случае многосекционного компонента;
- Завершить редактирование щелчком ОК.

8. Выбранный компонент (его схемный символ) "плывет" вместе с курсором по листу схемы. При этом нажатием клавиши ПРОБЕЛ (Space) возможен разворот символа на 90°, 180° и т.д.

| Component Propert       | ies                                           |        |              |       |          |             |                 |                     |        | ? × |
|-------------------------|-----------------------------------------------|--------|--------------|-------|----------|-------------|-----------------|---------------------|--------|-----|
| <u>Properties</u>       |                                               |        |              |       |          | Deve        | ( DD2           | E000/// 20          |        |     |
| Designator              | DD1 Visible 🔲                                 | _ocked | Visible      | Nam   | e        | r-aram<br>Δ | Value           | JOUVNZO_            |        | _   |
| Comment                 |                                               |        |              | PDIF  | _I_PID   |             | 580VK28         |                     | STRING |     |
| Common                  |                                               |        |              | PDIF  | _TY      |             | 256             |                     | STRING |     |
|                         | Part 1/1 □1                                   | Locked |              | PW6   | D        |             | (14=gnd,28=     | +5v)                | STRING | -   |
| Description             | 580VK28_                                      |        |              | Value | •        |             |                 |                     | STRING |     |
| Unique Id               | SXUGHVHY                                      | Reset  |              |       |          |             |                 |                     |        |     |
| Туре                    | Standard                                      | -      |              |       |          |             |                 |                     |        |     |
| Library Link - Integral | ted Component                                 |        |              |       |          |             |                 |                     |        |     |
| Library                 | S_580.IntLib                                  |        |              |       |          |             |                 |                     |        |     |
| Physical Component      | t 580VK28_                                    | Choose |              |       |          |             |                 |                     |        |     |
| Logical Symbol          | 580VK28_                                      |        | <u>A</u> dd. |       | Remoy    | (e          | <u>E</u> dit    | Add as <u>R</u> ule |        |     |
| Г<br>Sub-Design Links — |                                               |        |              |       |          | Mod         | els for DD? - 5 | BØVK28_             |        |     |
| Sub-Project             | None                                          |        | Name         |       | Ty Ty    | pe          | ∇ Description   | on                  |        |     |
| Configuration           | None                                          |        | 58UVK28_     | _580\ | Ka 🔻 Foi | otprint     |                 |                     |        |     |
| Configuration           | None                                          |        |              |       |          |             |                 |                     |        |     |
| [ <u>G</u> raphical —   |                                               |        |              |       |          |             |                 |                     |        |     |
| Location X              | 890mm Y 70mm                                  |        |              |       |          |             |                 |                     |        |     |
| Orientation             | 0 Degrees 🗾 Mirrored                          |        |              |       |          |             |                 |                     |        |     |
| Mode                    | Normal 🔽 🗹 Lock Pins                          |        |              |       |          |             |                 |                     |        |     |
|                         | <br>☐ Show All Pins On Sheet (Even if Hidden) |        |              |       |          |             |                 |                     |        |     |
|                         | Local Colors                                  |        |              |       |          |             | <b>5</b> 10     |                     |        |     |
|                         |                                               |        |              | *     | нето     | /e          | E. O.Ŭ          |                     |        |     |
| Edit Pins               |                                               |        |              |       |          |             |                 | ОК                  | Cance  | el  |

Рис. 5.4

9. Щелчком левой клавиши мыши или клавишей Enter зафиксировать компонент на листе схемы. Программа при этом остается в режиме расстановки компонентов. Выбранный компонент может быть зафиксирован на листе схемы в нужном количестве копий. При этом инкрементируются номера в позиционных обозначениях компонентов и обозначения секций.

## 5.1.2. Черчение линий электрической связи

**Прокладка проводников.** Черчение линий электрической связи (проводников) выполняется по команде Place>>Wire, активизируемой в главном меню программы, в контекстном меню, вызываемом по щелчку правой клавиши мыши, либо щелчком на одноименной кнопке Place Wire E в линейке инструментов Wiring.

Курсор приобретает вид маленького (Tiny) перекрестия под углом 45° (есть еще малое перекрестие – Small, большего размера, чем Tiny ).

Прокладка проводника начинается щелчком левой клавишей мыши в узле сетки захвата Snap Grid. Движением курсора, со щелчками левой кла-
вишей в точках поворота линии связи, прокладываются сегменты проводника до точки назначения.

Начало и конец проводника должны попадать в точки присоединения электрических объектов – на электрические выводы компонентов, контакты электрического соединителя, в точку соединения с другим проводником и т.п. При активизированной электрической сетке (клавиши Shift+E) проводник и другой электрический объект, оказывающийся от него на расстоянии менее одного шага электрической сетки, автоматически соединяются друг с другом. При этом программа обозначает факт соединения "горячей точкой" (Hot Spot) – малым косым перекрестием красного цвета. Щелчком правой клавиши мыши в этой точке или нажатием клавиши Esc прокладка проводника завершается.

Пока прокладка проводника не закончена, последний из проложенных сегментов может быть удален нажатием клавиши BACKSPACE (шаг назад).

Прокладка сегментов проводника, который пока не подключается к другому электрическому объекту, завершается также щелчком правой клавиши мыши или клавишей Esc.

Повторным щелчком правой клавиши мыши или нажатием клавиши Esc завершается работа программы в режиме черчения линий электрической связи.

**Формирование изломов проводника.** В ходе черчения линии электрической связи комбинацией "горячих" клавиш Shift+ПРОБЕЛ может быть установлена форма изломов проводника:

- 90 Degree изломы под прямым углом;
- 45 Degree изломы под углом 45°;

• Any Angle – прокладка под любым углом (но через узлы текущей активной сетки Snap Grid);

• Auto Wire – автопрокладка: в этом режиме указываются курсором, со щелчком левой клавишей мыши, начальная и конечная точка линии электрической связи, и программа автоматически прокладывает проводник, обходя препятствия – контуры УГО и электрические выводы компонентов.

Режимы формирования изломов перебираются циклически. Информация о текущем режиме отображается в строке сообщений.

Выполнение схемы по ЕСКД предполагает использование режима формирования изломов под прямым углом (требование ГОСТ 2.702-75). Оп-

ределенную пользу может принести режим автопрокладки, т.к. в этом режиме также формируются изломы под прямым углом.

Соединение и пересечение проводников. Соединения нового проводника с существующим выполняются по щелчку левой клавиши мыши в месте их пересечения. В месте соединения проводников автоматически ставится точка. По команде Tools>>Schematic Preferences>>Schematic>>Compiler, в полях диалогового окна Auto-Junctions и Manual junctions Connection Status устанавливаются цвет и размер точки.

Если в месте пересечения проводников не делается щелчок мыши, проводники пересекаются без соединения. В случае, если в диалоге Preferences активизирована опция Schematic>>General>>Display Cross-Overs, пересечения показываются с огибанием одного проводника другим. Такое обозначение в документах по ЕСКД не используется.

### 5.1.3. Имена и признаки связности цепей

При выполнении электрической связи программа автоматически присваивает цепи имя. Имя состоит из слова NET и примыкающего к нему обозначения контакта одного из компонентов, присоединенных к цепи, например, NETDA2-6.

Всем сегментам проводников, не присоединенных ни на одном конце к компонентам, программа присваивает имя N000-1.

Простейшим и очевидным признаком связности сегментов, образующих линию электрической связи является примыкание сегментов друг к другу без разрывов и точки в месте соединения проводника, подходящего к другому под прямым углом.

Средства многих САПР, в том числе и Altium Designer 6, предоставляют развитые способы обозначения принадлежности сегментов линии электрической связи к одной электрической цепи, без их непосредственного примыкания. Эти способы аналогичны способам, используемым при черчении схем вручную и основаны на использовании так называемых идентификаторов цепей.

В зависимости от сложности проекта и от видов вхождения одних документов проекта в другие, проект в Altium Designer 6 и, соответственно схемные документы проекта могут быть представлены единственным листом схемы, могут образовывать многолистовую одноуровневую ("горизонтальную") структуру или иерархическую вертикально-связанную структуру. В PCB-проекте действует функция автоматического определения структуры проекта и устанавливается так называемый горизонтальный или вертикальный охват (Scope) проекта. От этого зависит, каким образом принятая в Altium Designer система идентификаторов цепей устанавливает связность цепей на одном листе, связность цепей в многолистовых проектах по горизонтали и по вертикали.

В нашем изложении ограничимся рассмотрением действия идентификаторов цепей в однолистовом и многолистовом одноуровневом проекте.

. Всего этих идентификаторов семь:

• Net Label – метка цепи. Объединяет в одну цепь все сегменты, имеющие совпадающее обозначение на одном листе и в одноуровневом (горизонтальном) проекте.

• Port – метка с более высоким приоритетом. При одновременном присутствии на листах схемы меток Label и меток Port последним автоматически присваивается статус глобальных, и только они объединяют сегменты связей на листах схем проекта в одну, глобальную цепь.

• Power Port – метки цепей питания и Земли – всего 11 разновидностей метки (рис. 5.5). Объединяют в глобальную цепь сегменты с одинаковой меткой во всем проекте.

• Hidden Pin – скрытые выводы компонентов. Связываются в единую

глобальную цепь с именем, обозначенным в поле Connect to в диалоге управления свойствами контактов компонента (см. рис. 3.5).

• Sheet Entry – соединитель листов в иерархическом проекте.

• Off-sheet Connector – соединитель листов в многолистовом одноуровневом проекте.

Следует отметить, что у меток Net Label и Port на разных цепях в одном документе могут оказаться совпадающие имена. В этом случае общая цепь образуется только в случае, если сегменты с такими метками явно соединить проводником.



Рис. 5.5

Для присвоения имени цепи с помощью метки Net Label активизировать в главном меню или в контекстном меню по правой клавише мыши ко-

манду Place>>Net Label. Далее, клавишей Таb вызвать диалог редактирования свойств метки (рис. 5.6).

В поле Properties ввести имя метки (цепи) или выбрать ИЗ выпадающего списка одно ИЗ существующих имен, если сегмент проводника, отмечаемый меткой. присоединяется к существующей цепи.

Для выполнения надписи, содержащей знак инверсии, после каждого символа надписи следует ввести символ обратной косой черты.



Рис. 5.6

Функции настройки свойств метки позволяют также выбрать цвет надписи, ориентацию, гарнитуру и размер шрифта надписи.

Для присвоения имени цепи с помощью метки Port активизировать команду главного меню или всплывающего контекстного меню Place>>Port. Клавишей Tab активизировать диалог настройки свойств порта. Открывается диалоговое окно Port Properties (рис. 5.7).



Рис. 5.7

В полях диалогового окна отредактировать элементы графического изображения и другие свойства метки:

- в поле Properties:
  - о ввести или выбрать из выпадающего списка имя цепи (Name);
  - выбрать из выпадающего списка I/O Туре тип сигнала, проходящего по цепи – входной (Input), выходной (Output), двунаправленный (Bidirectional) или неопределенный (Unspecified).
- в верхней части панели-закладки Graphical установить:
  - Alignment расположение надписи в поле метки– слева, справа или по центру;
  - о Text Color цвет текста надписи;
  - Location точка геометрической (но не электрической) привязки контура метки;
  - о Width ширину поля метки;
  - о Fill Color цвет заполнения поля метки;
  - о Border Color цвет границы контура метки;
  - о Style стиль выполнения заостренных "носиков" поля метки.

Стиль выбирается из выпадающего списка, предусматривающего 8 возможных вариантов – 4 для горизонтального и 4 для вертикального расположения поля метки.

При любом стиле и любом обозначении типа проходящего по цепи сигнала у метки-порта программа образует две точки электрического присоединения метки к проводнику. Метка может быть присоединена к проводнику любой из этих двух точек, а также и обеими точками. В последнем случае поле метки ложится поверх проводника.

При этом назначенный стиль и тип электрической связи образуют сложную систему приоритетов, оказывающую влияние на окончательное изображение метки-порта на схеме.

Предоставляем читателю самостоятельно изучить все возможные комбинации; здесь же остановимся на сочетаниях, позволяющих получить осмысленное изображение меток-портов на схеме.

• При подключении метки с обозначением цепи Input одной точкой перпендикулярно проводнику или к концу проводника заостренный конец поля метки обращен к проводнику, независимо от настройки стиля.

• При подключении метки с обозначением цепи Input двумя точками поверх проводника поле метки имеет оба заостренных конца, также независимо от настройки стиля.

• При подключении метки с обозначением цепи Output одной точкой перпендикулярно проводнику или к концу проводника заостренный конец поля метки обращен от проводника, независимо от настройки стиля.

• При подключении метки с обозначением цепи Output двумя точками поверх проводника поле метки имеет оба тупых конца, независимо от настройки стиля.

• При подключении метки с обозначением цепи Bidirectional как одной, так и двумя точками поле метки имеет оба заостренных конца, независимо от настройки стиля.

• При подключении метки с необозначенным типом цепи (Unspecified) приоритетом обладает стиль настройки поля.

Отметим, что размещение поля метки-порта вдоль (поверх) проводника противоречит требованиям ЕСКД, в соответствии с которыми обозначения имен цепей не должны лежать поверх линий связи. Кроме того, в месте присоединения порта к проводнику ставится точка, обозначающая электрическое соединение, что также не соответствует правилам выполнения электрических схем по ЕСКД. Исключение составляет случай подключения метки порта к концу проводника.

Указание белого цвета заливки и границ поля метки порта делает поле невидимым на белом листе схемы, однако, поле не делается от этого прозрачным: в случае расположения метки вдоль проводника порт визуально воспринимается как разрыв линии связи, с точками электрического соединения на концах видимого разрыва.

### 5.1.4. Лини групповой связи

Линии групповой связи выполняются при составлении электрической схемы в двух случаях:

1) В случае, когда представляется целесообразным объединить в одну, условную, общую линию группу функционально однородных электрических связей. В терминах Altium Designer 6 такая линия групповой связи называется логической (Logical Bus). 2) В случаях, когда сведение в одну линию групповой связи множества разнородных цепей освобождает схему от путаницы многочисленных связей и улучшает читаемость схемы. Такая линия групповой связи называется в Altium Designer 6 графической (Graphical Bus).

Для формирования линии групповой связи обоих типов активизировать команду главного или контекстного меню Place>>Bus. Клавишей Таb активизировать процедуру "горячего" редактирования свойств линии групповой связи. В диалоговом окне Bus (рис. 5.8) указать ширину и цвет линии.



Рис. 5.8

Прочертить линию групповой связи на листе схемы. Сама эта линия не образует электрическую цепь, а служит только для логического или визуального (графического) объединения индивидуальных электрических связей.

Следующим шагом является черчение индивидуальных линий, входящих в групповую и назначение им необходимых признаков связи.

Предварительно вдоль лини групповой связи командой Place>>Bus Entry могут быть расставлены входы в групповую линию – прямолинейные отрезки проводника, наклоненные под 45°. Назначение этих входов – исключить контакт проводников, подходящих к групповой линии с противоположных сторон торец-в-торец. Если допустить такой контакт, проводники сливаются в одну цепь. Такое изображение линий групповой связи применялось в отечественной документации до ввода в действие ЕСКД. По ЕСКД требуется подвод индивидуальных проводников к групповой линии под прямым углом, без излома. Ничто не мешает выполнить линии групповой связи таким образом и в Altium Designer. Нужно только так смещать проводники, подхо-78 дящие к линии групповой связи с противоположных сторон, чтобы они не сомкнулись концами.

Связность сегментов цепей, входящих и выходящих из линии групповой связи достигается присвоением им единого имени с помощью идентификаторов Net Label.

В случае логической линии групповой связи линия в целом наделяется меткой Net Label в формате, например, D[0..7] (рис. 5.9, а), а входящие в групповую линию индивидуальные проводники – метками в формате D0, D1, D2 и т.д.



Рис. 5.9

Префикс D является признаком, объединяющим проводники в логическую линию групповой связи. Как и у индивидуальных электрических связей, идентификаторы линии групповой связи разных типов не объединяются автоматически даже при совпадении имен. Чтобы метки NetLabel и Port одинаково идентифицировали линию групповой связи D[0..7], обе эти метки должны быть присоединены к групповой линии. При переходе такой линии групповой связи с листа на лист одноуровневого проекта связность устанавливается с помощью идентификатора Port с тем же именем D[0..7].

В случае графической линии групповой связи (рис. 5.9, б) индивидуальным проводникам, входящим и выходящим из групповой линии могут присваиваться как произвольные, так и структурированные имена (также меткой Net Label), а самой групповой линии никакого имени не присваивается. Сама групповая линия может вообще быть удалена с чертежа без ущерба для связности цепей как в пределах одного листа, так и в многолистовом одноуровневом проекте. Т.е. само изображение линии-жгута служит лишь для улучшения визуального восприятия и чтения схемы человеком.

## 5.2. Редактирование электрической схемы

Редактирование любых объектов, размещенных на листе схемы, начинается с селекции объекта. Селекция выполняется одним из двух способов.

1) Указать на объект курсором, со щелчком левой клавишей мыши.

2) Нажав и не отпуская левую клавишу мыши, окружить объект или группу объектов рамкой, после чего сделать щелчок левой клавишей.

Селектированный объект отмечается специальными знакамиприщепками (Grips): компоненты – по контуру; линии, проводники – на каждом изломе.

### 5.2.1. Редактирование проводников

Перемещение изломов проводника. Навести курсор на излом селектированного проводника, отмеченный знаком-прищепкой, нажать левую клавишу мыши и, не отпуская ее, переместить отмеченный излом по листу. В точке назначения отпустить клавишу мыши. Излом фиксируется в новом положении. При этом может нарушиться ортогональность сегментов проводника или линии групповой связи.

*Перемещение сегментов проводника*. Навести курсор на середину сегмента селектированного проводника и, аналогично предыдущему случаю, переместить сегмент. Здесь возможны два варианта:

1) при перемещении курсора в поперечном направлении за курсором перемещается только выбранный сегмент, а примыкающие к нему два сегмента деформируются, следуя за его концами;

2) при перемещении курсора в продольном направлении за курсором перемещаются три сегмента – выбранный и два примыкающие к нему. Прямоугольность изломов не нарушается.

Продолжение проводника. Навести курсор на конец селектированного проводника, отмеченный прищепкой и переместить курсор по листу, с нажатой левой клавишей. Проводник продолжается в направлении перемещения курсора. Для продолжения проводника в прежнем направлении выполнять перемещение мыши, удерживая нажатой клавишу Alt.

*Разрыв проводника.* По команде Edit>>Break на экран выводится рамка-шаблон, которую следует поместить на проводник. Рамка автоматически разворачивается вдоль проводника. Щелчком левой клавиши мыши делается разрыв. Длина вырываемого из проводника участка устанавливается в "горячем" диалоге, вызываемом клавишей Tab. В диалоговом окне может быть выбран один из трех вариантов: разрыв длиной в целый сегмент, разрыв длиной в один шаг активной сетки и разрыв длиной в несколько шагов сетки.

### 5.2.2. Перемещение компонентов

Программа предусматривает два способа перемещения схемных компонентов:

- Move перемещение только компонента, без подведенных к нему электрических связей;
- Drag перемещение компонента вместе с подключенными к нему электрическими связями.

Оба вида перемещений, а также еще 16 команд управления положением объектов на листе схемы активизируются подкомандами команды главного меню Edit>>Move (рис. 5.10).

Альтернативой является непосредственное перемещение компонента вслед за курсором. Указать курсором компонент нажать левую клавишу мыши и, не отпуская ее, перемещать компонент по листу. Щелчком левой в месте назначения зафиксировать объект.

Команды меню Edit>>Move>>Move и Edit>>Move>>Drag и непосредственное перемещение курсором выполняются по-разному. В то время как непосредственное перемещение действует только на компонент, выбранный в текущий момент и заканчивается вместе с фиксацией компонента в новом месте, упомянутые команды меню переводят программу в режим перемещений (Move Mode или Drag Mode). Перемещение компонента, на который указывает курсор, начинается по щелчку (не по нажатию) левой клавиши мыши или по нажатию клавиши ENTER и завершается повторным щелчком или нажатием клавиши ENTER в точке назначения. Программа остается в режиме перемещений. Можно перемещать следующие компоненты. Выход из режима перемещений происходит по нажатию клавиши Esc или по щелчку правой клавиши мыши.

Возможно назначить активной только функцию перемещения Drag. Для этого в диалоге Tools>>Schematic Preferences активизировать опцию Schematic>>Graphical Editing>>Always Drag. В этом случае при непосредственном управлении курсором компонент перемещается вместе с подключенными к его выводам электрическими связями. При этом, однако, команда Edit>>Move>>Move обладает приоритетом перед настройкой Always Drag: при активизации этой команды компоненты перемещаются, а связи от них отрываются и остаются на месте.



Рис. 5.10

В процессе перемещения компонента над ним может быть выполнен ряд дополнительных действий.

При перемещении без связей (Move):

- нажатием клавиши ПРОБЕЛ компонент поворачивается на 90° против часовой стрелки; клавиши Shift+ПРОБЕЛ поворачивают компонент по часовой стрелке;
- нажатием клавиш X или Y компонент отражается зеркально, соответственно, относительно горизонтальной или вертикальной оси;
- при нажатой клавише Alt перемещение ограничивается горизонтальным или вертикальным направлением.

При совместном перемещении с подключенными связями (Drag):

• нажатием клавиши ПРОБЕЛ или Shift+ПРОБЕЛ переключается режим ортогональности проводников; • нажатием клавиш Ctrl+ПРОБЕЛ компонент разворачивается на 90° против часовой стрелки;

• нажатием клавиш X или Y компонент отражается зеркально, соответственно, относительно горизонтальной или вертикальной оси;

• при нажатой клавише Alt перемещение ограничивается горизонтальным или вертикальным направлением.

### 5.2.3. Копирование и вставка копий

Расположенные на листе схемы объекты могут быть скопированы в буфер обмена Windows и вставлены из буфера обмена на лист или в другие документы. Для копирования активизировать стандартную команду главного меню программы Edit>>Copy (Ctrl+C) и указать курсором опорную точку, за которую объект будет извлекаться из буфера командой Edit>>Paste (Ctrl+V).

Кроме того, программа располагает функцией Smart Paste – вставки объектов из буфера обмена с трансформацией объектов одного типа в объекты другого типа, например, метки цепей Net Label в метки-порты и т.п.

## 5.2.4. Присвоение позиционных обозначений

Позиционные обозначения (Designator) присваиваются компонентам при их первичном помещении на лист схемы. Префиксы позиционных обозначений, назначенные при формировании библиотек, сохраняются при передаче компонентов в схему. Если перед постановкой определенного компонента на лист в диалоге "горячего" редактирования свойств позиционному обозначению присвоен номер, следующие компоненты данного типа нумеруются с инкрементированием. При этом маловероятно, что позиционные обозначения в схеме, в окончательном ее виде, будут располагаться в порядке, определенном в действующих стандартах.

Для приведения позиционных обозначений в порядок служит функция Annotation. Порядок выполнения этой операции следующий.

1. Активизировать команду главного меню Tools>>Annotate. Открывается диалоговое окно Annotation, рис. 5.11. В двух колонках таблицы Proposed Changes List представлены существующие позиционные обозначения (колонка Current) и неназначенные пока новые (колонка Proposed).

| Annotate                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                               | ? x                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                  |  |  |
|--------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|--------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|--|--|
| Schematic Annotation Configuration                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                     | Proposed Change List                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                 |  |  |
| Order of Processing       Matching Options         Down Then Across       Complete Existing Packages         Image: Component Parameter       A Strictly         Image: Component Rind       Image: Component Rind         Image: Component Rind       Image: Component Rind | Current         Proposed         Location of Part           Designator         △         Sub         Designator         Sub         Schematic Sheet           C1         C?         PCB_Filter.SchDoc           C2         C?         PCB_Filter.SchDoc           C3         C?         PCB_Filter.SchDoc           C4         C?         PCB_Filter.SchDoc           C5         C?         PCB_Filter.SchDoc           C6         C?         PCB_Filter.SchDoc           C7         C?         PCB_Filter.SchDoc           DA1         DA?         PCB_Filter.SchDoc                                                                |  |  |
| Schematic Sheets To Annotate       Designator Index C Add Suffix         Schematic Sheet       Annotation Sc Or       Start Index       Suffix         PCB_Filter.SchDoc       All       0       1         All On       All Of       1                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                 | Annotation Summary<br>Annotation is enabled for all schematic documents. Parts will be matched using 2<br>parameters, all of which will be strictly matched. (Under strict matching, parts will only be<br>matched together if they all have the same parameters and parameter values, with<br>respect to the matching criteria. Disabling this will extend the semantics slightly by allowing<br>parts which do not have the specified parameters to be matched together.) Existing<br>packages will not be completed. All new parts will be put into new packages.<br>Update Changes List Reset All  Accept Changes Accept Changes |  |  |

Рис. 5.11

2. В поле Order of Processing выбрать из выпадающего списка порядок простановки позиционных обозначений. Выбранный порядок иллюстрируется диаграммой.

3. В поле Schematic Sheets to Annotate указать документ, в котором выполняется перенумерация.

4. В поле Matching Options указать или сбросить признаки группировки логических секций в корпуса

5. Щелкнуть левой клавишей на кнопке Update Changes List. Программа выдает окно с сообщением о числе вносимых изменений. По щелчку ОК окно закрывается, а в колонке Proposed окна рис. 5.11 появляются новые позиционные обозначения компонентов.

6. Кнопкой Accept Changes (Create ECOs) список изменений передается на обработку. Открывается окно Engineering Changes Order (рис. 5.12) со списком изменений, которые предстоит внести в схему.

7. По щелчку на кнопке Execute Changes выполняется обработка списка изменений. Изменения, выполненные без ошибок, отмечаются значками в колонке Status.

8. Кнопкой Validate Changes запустить проверку корректности внесенных изменений.

9. Кнопкой Report Changes открывается окно просмотра изменений. Список изменений может быть распечатан на бумаге.

10. Щелчком ОК внесенные изменения возвращаются в окно рис. 5.11

| Engineering Change Ord | er              |          |                     |                   | ? ×     |
|------------------------|-----------------|----------|---------------------|-------------------|---------|
| Modifications          |                 |          |                     | Status            | <b></b> |
| En ⊽ Action            | Affected Object |          | Affected Document   | Ch   Do   Message |         |
| 🖃 🗀 🛛 Annotate Corr    | nponent(32)     |          |                     |                   |         |
| 🗹 Modify               | €D+ C1 → C7     | In       | 🖬 PCB_Filter.SchDoc |                   |         |
| 🗹 Modify               | ≠D+ C2 → C6     | In       | 🖬 PCB_Filter.SchDoc |                   |         |
| 🗹 Modify               | €D+ C3 -> C5    | In       | 🖬 PCB_Filter.SchDoc |                   |         |
| 🗹 Modify               | =D+ C4 -> C1    | In       | 🖬 PCB_Filter.SchDoc |                   |         |
| 🗹 Modify               | ≠D+ C5 -> C4    | In       | 🖬 PCB_Filter.SchDoc |                   |         |
| 🗹 Modify               | ≠D+ C6 → C3     | In       | 🖬 PCB_Filter.SchDoc |                   |         |
| 🗹 Modify               | €D+ C7 -> C2    | In       | 🕞 PCB_Filter.SchDoc |                   |         |
| 🗹 Modify               | =D+ DA1 -> DA3  | In       | 🖬 PCB_Filter.SchDoc |                   |         |
| 🗹 Modify               | =D+ DA2 -> DA1  | In       | 🖬 PCB_Filter.SchDoc |                   |         |
| 🗹 Modify               | €D+ DA3 -> DA2  | In       | 🕞 PCB_Filter.SchDoc |                   |         |
| 🗹 Modify               | €D- R1 -> R13   | In       | 🕞 PCB_Filter.SchDoc |                   |         |
| 🖌 Modify               | €⊃- R2 -> R14   | In       | 🖬 PCB_Filter.SchDoc |                   | -       |
| Validate Changes Exe   | cute Changes    | 🗖 Only S | how Errors          | ОК                |         |

# Рис. 5.12

11. В случае необходимости формирования ЕСО-документа указать Back Annotate и сохранить файл ECO cnfylfhnysvb.

В случае повторной перенумерации после действий по пп.1...4 сбросить позиционные обозначения в колонке Proposed кнопкой Reset All, после чего продолжить перенумерацию с п. 5.

## 5.2.5. Присвоение значений параметрам компонентов

При составлении электрической принципиальной схемы радиоэлектронных функциональных узлов, в особенности аналоговых, необходимо присвоить значения электрическим параметрам таких компонентов как резисторы, конденсаторы, катушки индуктивности и ряда других. Эти значения, а также целый ряд других сведений о компонентах, должны попасть в перечень элементов к схеме электрической принципиальной, в спецификации сборочных единиц, ведомости покупных изделий и другие документы. Существуют программные средства, позволяющие формировать такие документы автоматически и включать их в структуру автоматизированного документооборота предприятия.

Полный набор сведений о компоненте может быть включен в состав проекта одним из трех способов:

- включен в описание компонента при формировании библиотеки;
- извлечен из внешней базы данных по компонентам;
- составлен для выбранного компонента при разработке электрической схемы функционального узла.

В Altium Designer 6 может быть реализован любой из этих способов.

Первый способ предполагает большой объем работы при формировании библиотек компонентной базы.

Второй способ предполагает наличие на предприятии базы данных по электронным компонентам, что не всегда имеет место. Даже если такая база есть, используемая САПР должна располагать средствами импорта данных именно из этой базы. Это требует серьезных организационных мероприятий.

Третий способ, при невозможности воспользоваться вторым, представляется наиболее практичным. По трудозатратам он не более сложен, чем составление записей в текстовом редакторе, преимущество же его в том, что при автоматическом составлении текстовых документов на основании данных схемы он поддерживает связность документов проекта.

В большинстве известных САПР радиоэлектронных функциональных узлов структура описания компонентов включает атрибуты (в Altium Designer – параметры). Обычно в набор атрибутов входит единственный атрибут Value – величина, позволяющий указать значение основного электрического параметра компонента.

Очевидно, что одного его недостаточно для того, чтобы сформировать запись перечня элементов по ЕСКД. Добавлять в поле атрибута Value другие сведения о компоненте нельзя, если предполагается схемотехническое моделирование.

На примере отечественного металлодиэлектрического резистора типа C-2-33 покажем, каким может быть полный объем сведений о компоненте и как должна быть составлена запись в конструкторской документации:



Для размещения необходимых сведений о компоненте обычно формируются специальные пользовательские атрибуты. Средства Altium Designer 6 86 также позволяют сформировать полный набор сведений об используемых в проекте компонентах.

1. Для выполнения этой работы активизировать команду главного меню cxeмного pegaktopa Tools>>Parameter Manager. Открывается диалоговое окно Parameter Editor Options (рис. 5.13), предоставляющее возможность выбора объектов, для которых предполагается настройка параметров.

| Include Par                                                         | ameters Uwned By                                                                        | Choot Sumbola |
|---------------------------------------------------------------------|-----------------------------------------------------------------------------------------|---------------|
| Pins                                                                | Models Ports                                                                            | Documents     |
|                                                                     |                                                                                         |               |
|                                                                     |                                                                                         |               |
| That Meet t                                                         | he Following Criteria                                                                   |               |
| That Meet t<br>All Objec                                            | he Following Criteria                                                                   | <b>_</b>      |
| That Meet t<br>All Objec<br>All Objec<br>Objects v                  | he Following Criteria                                                                   | <b>•</b>      |
| That Meet t<br>All Objec<br>All Objects v<br>Objects v<br>Objects v | he Following Criteria<br>s<br>with existing parameters<br>with existing used parameters | <b></b>       |

Рис. 5.13

2. В поле определения принадлежности параметров объектам (Include Parameters Owned By) указать Parts – схемные компоненты.

3. В поле That Meet the Following Criteria указать в выпадающем списке подмножество объектов, отвечающих задаче: в нашем случае – все объекты (All objects).

4. Кнопкой ОК закрыть диалог. Открывается окно, рис. 5.14, с таблицей, в колонках которой указаны типы выбранных объектов (Part – схемный компонент), их позиционные обозначения по схеме, имя схемного документа и ранее назначенные параметры (атрибуты).

Число колонок параметров зависит от выбора, сделанного в пп. 2, 3 и может перебираться движком горизонтальной прокрутки. Среди этих колонок пока нет таких, в которых можно было бы назначить те параметры компонентов схемы, которые должны попасть в перечень элементов.

5. Щелчком правой клавиши мыши активизировать контекстное меню и указать в нем команду Add Column – добавить колонку. В открывающемся диалоговом окне Add Parameter назвать имя параметра, включаемого в добавляемую колонку, например, Tolerance – допуск.

| Parameter Table Editor For Project [PCB_Filter.PrjPcb] |                                                                                              |            |                |                                                     |  |  |  |
|--------------------------------------------------------|----------------------------------------------------------------------------------------------|------------|----------------|-----------------------------------------------------|--|--|--|
| 32 Objects - 1                                         | Selected                                                                                     |            | User Parameter | User Parameters                                     |  |  |  |
| Object Type                                            | Document                                                                                     | Identifier | Value          | ▼   ComponentField6   ComponentField7   Tolerance ♀ |  |  |  |
| =D-Part                                                | PCB_Filter.SchDoc                                                                            | C1         | {Value}        | V///////X/////X//////X/////////                     |  |  |  |
| =D-Part                                                | PCB_Filter.SchDoc                                                                            | C2         | {Value}        |                                                     |  |  |  |
| =D-Part                                                | PCB_Filter.SchDoc                                                                            | C4         | 180pF          | 10% 0                                               |  |  |  |
| =D-Part                                                | PCB_Filter.SchDoc                                                                            | C5         | 470pF          |                                                     |  |  |  |
| =D-Part                                                | PCB_Filter.SchDoc                                                                            | C3         | 180pF          | 10%                                                 |  |  |  |
| =D-Part                                                | PCB_Filter.SchDoc                                                                            | C6         | 0.068uF        | 20% 0                                               |  |  |  |
| =D-Part                                                | PCB_Filter.SchDoc                                                                            | C7         | 0.068uF        | 20% <sup>©</sup>                                    |  |  |  |
| ≠D-Part                                                | PCB_Filter.SchDoc                                                                            | DA1        |                | Pin 8 is not conne PublishedM                       |  |  |  |
| ≠D-Part                                                | PCB_Filter.SchDoc                                                                            | DA2        |                | Pin 8 is not conne PublishedM                       |  |  |  |
| ≠D-Part                                                | PCB_Filter.SchDoc                                                                            | DA3        |                | Pin 8 is not conne PublishedM                       |  |  |  |
| =D-Part                                                | PCB_Filter.SchDoc                                                                            | R1         |                |                                                     |  |  |  |
| =D-Part                                                | PCB_Filter.SchDoc                                                                            | R10        |                | X//////X/////X/////X//////X                         |  |  |  |
| =D-Part                                                | PCB_Filter.SchDoc                                                                            | R11        |                | X//////X/////X/////X//////X                         |  |  |  |
| =D-Part                                                | PCB_Filter.SchDoc                                                                            | R12        |                |                                                     |  |  |  |
| •                                                      |                                                                                              |            |                |                                                     |  |  |  |
| Revert Selected                                        | Revert Selected     Remove Columns     Add Column     Accept Changes (Create ECO)     Cancel |            |                |                                                     |  |  |  |

Рис. 5.14

6. Повторить действия по п.5 столько раз, сколько дополнительных параметров предполагается назначить, присваивая соответствующие имена.

8. Выбрать в колонке с позиционными обозначениями компонент (строка, относящаяся к нему, выделяется цветом) и перейти горизонтальной прокруткой в ячейку таблицы на пересечении выделенной строки с колонкой назначаемого параметра. Щелчком левой клавиши мыши активизировать ячейку.

9. Щелчком правой клавиши на выделенной ячейке активизировать контекстное меню и указать в нем команду Add – добавить. С выделенной ячейки снимается штриховка, и она оказывается равномерно залита цветом, назначенным для селектированных объектов.

10. Щелчком правой клавиши активизировать контекстное меню и указать в нем команду Edit – редактировать. Ячейка становится доступной для редактирования: цвет селекции снимается; справа появляется кнопка вызова выпадающего списка значений параметра. Ввести с клавиатуры или указать в выпадающем списке необходимое значение параметра (см. рис. 5.14). Подходящее значение параметра может также быть скопировано (Ctrl+C, Ctrl+V) в текущую активную ячейку из соседних, где значение уже присвоено. 11. Повторить действия пп. 8...10 столько раз, сколько компонентов нуждается в назначении параметров и сколько параметров должно быть назначено каждому компоненту.

Назначенные таким способом параметры и присвоенные им значениясохраняются с файлом проекта и могут обрабатываться программами формирования текстовых конструкторских документов. Приведенная процедура не сложнее заполнения перечня элементов в текстовом редакторе. Преимущество ее в том, что она обеспечивает связность документов проекта – электрической схемы и перечня элементов.

## 5.2.6. Группирование цепей в классы

В электрической схеме, как и впоследствии в печатной плате, цепи, обладающие сходными свойствами, и лини групповой связи могут быть сгруппированы в классы.

1. Активизировать команду главного меню графического редактора cxeмы Place>>Directives>>Net Class. На экране появляется плавающая с курсором метка класса.

2. Клавишей Таb активизировать горячее редактирование параметров класса. Открывается диалоговое окно Parameters, в полях которого обозначен тип параметра – Net Class – класс цепей, текущие координаты и ориентация метки, а также список имен ранее установленных классов.

3. Щелчком правой клавиши мыши активизировать контекстное меню и указать в нем команду Edit. В диалоговом окне следующего уровня, Parameter Properties, может быть изменено назначенное по умолчанию имя параметра Class Name, ему может быть присвоено значение (Value), назначена или отключена видимость и блокировка того и другого.

4. Чтобы привязать к классу некоторые правила проектиро-вания печатного монтажа, вместо команды Edit (см. п. 2) в диалоговом окне Parameters активизировать кнопку команды Add as Rule – добавить параметр как правило. В диалоговом окне Parameter Properties активизирует-ся кнопка вызова процедур редактирования правил Edit Rule Values. Открывается диалоговое окно Choose Design Rule Type (рис. 5.15) с деревом правил проектирования, определяющих несколько десятков правил ведения проекта – электрические, трассировочные параметры, стиль контактных площадок, правил разводки высокочастотных цепей, настройки анализа целостности и целый ряд других.



Рис. 5.15

5. Двойным щелчком в строке с именем выбранного правила открывается диалог редактирования его свойств. Например, при указании строки Width Constraint открывается диалоговое окно настройки ширины печатных проводников для цепей текущего класса (рис. 5.16).

6. Установить необходимое значение ширины проводника и допустимое минимальное и максимальное ее значение и завершить операцию щелчком на ОК.

7. Щелчками ОК последовательно закрыть окна Paramater Properties и Parameters.

 Зафиксировать метку класса цепей на соответствующих линиях связи в главном окне схемного редактора.

Рассмотренная процедура может быть применена также для группирования в классы линий групповой связи.

| dit PCB Rule (Fro     | om Schematic)  | ) - Max-Min V | Width                                        |            |                      | ?     |
|-----------------------|----------------|---------------|----------------------------------------------|------------|----------------------|-------|
| Prefe                 | rred Width 0.2 | ?54mm         |                                              |            |                      |       |
| Min Width 0.2         | :54mm          | Max Width (   | 0.254mm<br>I                                 |            |                      |       |
| <u> </u>              | <del>_</del>   |               | <u>↓                                    </u> | eristic Im | pedance Driven Widtl | n     |
| <b>↑</b> <sup>2</sup> | <b>↑</b>       |               | Ê V Layers in                                | i layersta | ack only             |       |
| Attributes on La      | iyer           |               | Layer Stack Reference                        | e          | Absolute Layer       |       |
| Min Width             | Preferred Size | Max Width     | Name                                         | I.         | Name                 | Index |
| 0.254mm               | 0.254mm        | 0.254mm       | Top Layer                                    | Ο          | Topl aver            | 1     |
| 0.204000              |                |               | i i op Edyor                                 |            | ropedyor             |       |
| 0.254mm               | 0.254mm        | 0.254mm       | Bottom Layer                                 | 1          | BottomLayer          | 32    |
| 0.254mm               | 0.254mm        | 0.254mm       | Bottom Layer                                 | 1          | BottomLayer          | 32    |

Рис. 5.16

При всем изяществе рассмотренной процедуры, результаты ее оказываются громоздкими. Настроенные параметры класса передаются не группе цепей входящих в класс, а каждой цепи индивидуально. Это приводит к неоправданному увеличению списка ограничений (Constraints) в диалоге настройки правил редактирования печатной платы: вместо одного правила для класса в целом, одно и то же правило указывается для каждой цепи данного класса. Этого недостатка лишена функция настройки правил в среде редактора печатной платы, которая будет рассмотрена в следующей главе.

### 5.3. Компиляция проекта

Заключительным этапом разработки схемы является компиляция проекта. В процессе компиляции окончательно выстраивается логическая структура проекта. Выявляются ошибки, допущенные при составлении электрической принципиальной схемы.

Для простого одноуровневого проекта, с несложной однолистовой схемой, может оказаться достаточным визуальный контроль в ходе и по окончании формирования документа. В сложном иерархическом проекте ошибки могут ускользнуть от визуального контроля. Чтобы этого не происходило, в Altium Designer 6 заложена развитая система контроля ошибок.

Перед компиляцией следует выполнить настройки функций контроля. Настройки выполняются в диалоге, активизируемом командой главного меню Project>>Document Options. Открывается диалоговое окно Options for Project <имя проекта>.PrjPcb с десятью панелями-вкладками, на которых перечислены все возможные признаки, по которым выявляются ошибки проекта. В плане компиляции, нас больше всего могут интересовать настройки, призванные выявить нарушения правил соединения компонентов линиями электрической связи и соответствие обозначений цепей, портов, соединителей листов, в случае многолистового проекта.

На вкладке Error Reporting назначается характер реакции программы на обнаруженные нарушения:

- No Report не включать обнаруженное нарушение в отчет;
- Warning вывести предупреждение;
- Error вывести сообщение об ошибке;
- Fatal Error вывести сообщение о фатальной ошибке, при которой невозможно выполнение операции.

На вкладке Connection Matrix определяются правила проверки электрических соединений схемы и назначается уровень реакции программы на различные виды ошибок – такие как соединение выхода с выходом, выхода с питанием, двунаправленного вывода компонента с выходным и т.п. На пересечении столбцов и строк матрицы стоят цветные метки, обозначающие реакцию программы на соответствующее соединение, обнаруженное при проверке схемы. Выбирая соответствующую метку, можем назначить один из четырех уровней реакции – отсутствие реакции (если нет ошибки), предупреждение, сообщение об ошибке, фатальная ошибка. Каждому уровню соответствует свой цвет – от зеленого до красного.

На вкладке Comparator настраиваются правила проверки соответствия имен одинаковых объектов, цепей на листах многолистового проекта и целого ряда других возможных ошибок.

Компиляция проекта выполняется по команде главного меню Project>>Compile Document <имя\_схемы>.SchDoc. Если при компиляции обнаружены ошибки, сообщения об ошибках выводятся на панель Messages. В этом случае следует проанализировать сообщения, внести в схемный документ необходимые изменения и повторить компиляцию проекта.

Схемный документ, откомпилированный без ошибок, может быть передан на проектирование печатной платы.

### 6. Проектирование печатной платы

Все подготовительные операции по настройке рабочего пространства графического редактора печатных плат Altium Designer 6 рассмотрены в разделе 4.2. Таким образом, мы готовы к выполнению следующей стадии проектирования – разработке печатной платы.

#### 6.1. Передача схемы в среду проектирования печатной платы

Когда проект откомпилирован и схемный документ открыт, передача схемной информации на печатную плату производится по команде Design>>Update PCB Document <имя\_проекта>.PcbDoc. Передача схемных данных в редактор печатной платы выполняется как стандартная ECO-процедура. Данные, поступающие из схемного редактора на пустую печатную плату трактуются как изменения, внесенные в проект, точно так же, как

и при внесении изменений по ходу проектирования. Открывается диалог внесения изменений Engineering Changes Order (рис. 6.1).

В полях знакомого нам диалогового окна (см. рис. 5.12) представлена информация обо всех объектах схемного документа, действиях, которые надлежит с ними произвести (Add – добавить) и имя документа редактора печатной платы, в который вносятся данные схемы.

Далее необходимо кнопкой Validate Changes активизировать проверку правильности вносимых изменений. Если при этом не выявлено ошибок, в поле Status появляются знаки-птички, свидетельствующие о завершении операции без ошибок. Строки списка, в которых обнаружены несоответствия (например, не найдено топологическое посадочное место), помечаются красной меткой с крестиком. В этом случае необходимо просмотреть сообщения об ошибках на панели Messages.

| Engineering Change Ore | ler             |        |                    |        | ? ×      |
|------------------------|-----------------|--------|--------------------|--------|----------|
| Modifications          |                 |        |                    | Status | <b>▲</b> |
| E ▼ Action             | Affected Object |        | Affected Document  | C   D  | Message  |
| 🗹 Add                  | 🗍 R9            | То     | PCB_17x11.PcbDoc   |        |          |
| 🗹 Add                  | 门 R10           | То     | PCB_17x11.PcbDoc   |        |          |
| 🗹 Add                  | 🚺 R11           | То     | 😰 PCB_17x11.PcbDoc |        |          |
| 🗹 Add                  | 🚺 R12           | То     | PCB_17x11.PcbDoc   |        |          |
| 🗹 Add                  | 🚺 R13           | То     | PCB_17x11.PcbDoc   |        |          |
| 🗹 Add                  | 🚺 R14           | То     | 😰 PCB_17x11.PcbDoc |        |          |
| 🗹 Add                  | 门 VT1           | То     | PCB_17x11.PcbDoc   |        |          |
| 🗹 Add                  | 🚺 VT2           | То     | PCB_17x11.PcbDoc   |        |          |
| 🗹 Add                  | 门 XS1           | То     | PCB_17x11.PcbDoc   |        |          |
| Add Nets(19)           |                 |        |                    |        |          |
| 🗹 Add                  | 🔁 GND           | То     | 😰 PCB_17x11.PcbDoc |        |          |
| 🗹 Add                  | R≥ INP_1        | То     | 😰 PCB_17x11.PcbDoc |        |          |
| 🗹 Add                  | RetC1_1         | То     | PCB_17x11.PcbDoc   |        | I-       |
|                        |                 |        |                    |        |          |
| Validate Changes Ex    | ecute Changes   | inges] | Only Show Errors   |        | ОК       |

### Рис. 6.1

Кнопкой Execute Changes запустить обработку изменений. Результат обработки передается в среду графического редактора печатной платы. При этом открывается файл платы нашего активного проекта, и в окне графического редактора печатной платы, рядом с заготовленным ранее контуром платы изображаются ТПМ компонентов, связанные ниточками электрических связей (рис. 6.2). По умолчанию программа заключает компоненты и связи проекта в прямоугольную область Room – "комнату". Вся эта область вместе с заключенными в ней компонентами при указании на нее курсором и нажатии левой клавиши мыши перемещается за курсором по экрану графи-

ческого редактора, в том числе она может быть помещена в пределы контура печатной платы.



Рис. 6.2

Прежде чем начать размещение компонентов по полю печатной платы, определим классы объектов, в том числе цепей, и отредактируем ряд правил проектирования.

# 6.2. Группирование объектов в классы

Среда Altium Designer 6 предоставляет обширные возможности группирования объектов по однородным признакам. Такие группы называются классами объектов. В классы могут группироваться цепи, компоненты, слои печатной платы, контактные площадки и ряд других объектов. В настоящем разделе рассмотрим процедуру формирования классов цепей.

Графический редактор печатной платы предоставляет свой, отличающийся от редактора схем, способ назначения классов цепей и других объектов печатной платы.

1. Активизировать команду главного меню программы Design>>Classes. Открывается диалоговое окно управления классами объектов Object Class Explorer (рис. 6.3). В левом поле окна изображено дерево классов с корневым узлом Object Classes. Дерево классов содержит узлы:

- Net Classes классы цепей;
- Component Classes классы компонентов;
- Layer Classes классы слоев печатной платы;
- Pad Classes классы контактных площадок;
- From to Classes классы взаиморасположения объектов;
- Differential Pair Classes классы дифференциальных пар;
- Design Channel Classes классы каналов проекта;
- Polygon Classes классы полигонов.

В случае определения классов цепей, по умолчанию все цепи включены в единственный класс All Nets.

Правую часть окна занимают два поля:

- Non-Members объекты, не принадлежащие к классу;
- Members объекты, принадлежащие к классу (члены класса).

2. Щелчком правой клавиши в поле с деревом классов активизировать контекстное меню и указать в нем команду Add – добавить (класс). В ветви Net Classes узел с именем New Class – новый класс.

3. Навести курсор мыши на имя нового класса, щелчком правой клавиши активизировать контекстное меню и указать в нем команду Rename – переименовать. Имя нового класса оттеняется цветом селекции и окружается рамкой – становится доступным для изменения. Ввести с клавиатуры новое имя для образованного класса, например, Signal.



Рис. 6.3

4. Селектировать в дереве классов узел образованного класса. Имена всех цепей функционального узла оказываются в поле Non-Members – они пока не являются членами нового класса.

5. Селектировать курсором, удерживая клавишу Ctrl, группу имен цепей, передаваемых вновь образованному классу, и щелчком по кнопке перенести имена выбранных цепей в поле Members. На рис. 6.3 показан результат группировки сигнальных цепей нашего аналогового функционального узла в класс Signal.

В следующем разделе увидим, что для классов, сформированных таким способом, по каждой категории правил устанавливается единственное правило сразу для всех цепей данного класса.

### 6.3. Настройка правил проектирования

Встроенная в Altium Designer 6 система правил имеет ряд заметных отличий от подобных систем, используемых в других САПР функциональных узлов РЭС на печатных платах.

• Правила отделены от объектов: они не присваиваются объектам как атрибуты, а сами образуют среду, воздействующую на отдельные объекты или группы объектов, могут модифицироваться и применяться к однородным или разнородным объектам.

• Правила настраиваются и применяются к объектам через гибкую систему запросов (Query System).

• Множество однотипных правил может быть применено к разным наборам объектов. Например, ширина печатных проводников, принадлежащих одной цепи, может быть одной на одном слое и другой – на другом.

• Правила наделяются приоритетом – для одного и того же объекта может быть назначено множество правил, при этом "столкновения" разных правил (Contentions) разрешаются назначением приоритетов.

• Существуют два типа правил – унарные, определяющие поведение одного объекта, и бинарные – попарно определяющие взаимодействие пар объектов.

Проектирование нашего относительно несложного функционального узла – модуля фильтров не требует привлечения всех возможностей настройки правил проектирования. Ограничимся настройкой параметров электрических цепей – ширины печатных проводников и зазоров между элементами печатного проводящего рисунка. Установим также значение минимально допустимого зазора между корпусами компонентов.

1. Активизируем команду главного меню Design>>Rules. В дереве правил диалогового окна PCB Rules and Constraints Editor (Рис. 6.4) можем наблюдать узлы, образованные правилами, настроенными для класса цепей питания и Земли в среде схемного редактора (см. разд. 5.2.6). Для каждой из четырех цепей ограничения, наложенные на допустимую величину зазоров и допустимую ширину печатных проводников, образуют узлы с именами Schematic Clearance Constraint и Schematic Width Constraint.

2. При выборе курсором одного из узлов Schematic Width Constraint в поле Constraints в правой половине окна, рис. 6.4, отображается эскиз фрагмента печатного проводника, с обозначением минимальной, номинальной и максимально допустимой ширины проводника, те же самые данные в виде таблицы и цветовое обозначение проводников на сигнальных слоях Тор Layer и Bottom Layer.

3. В поле Full Query помещена надпись (InNet(-12V)), обозначающая принадлежность проводников к цепи "минус 12V".

| PCB Rules and Constraints Editor                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                               | ? ×                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                           |
|--------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|---------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| Design Rules     Clearance     Schematic Clearance Constrain     Schematic Clearance Constrain     Schematic Clearance Constrain     Schematic Clearance Constrain     Schematic Clearance     Schematic Clearance     Schematic Clearance     Schematic Clearance     Schematic Vidth Constrain     Schematic Width Constraint_1     Schematic Width Constraint_1     Schematic Width Constraint_1     Schematic Width Constraint_2     Schematic Width Constraint_1     Schematic Width Constraint_2     Schematic Width Constraint_3     Schematic Width Constraint_4 | Name Width     Comment Unique ID     Where the First object matches     All     Net     Net Class     Clayer     Query Helper     Net and Layer     Query Builder     Constraints     Preferred Width     0.25mm     Min Width     0.25mm     Constraints     Constraints     Cass     Cass |
|                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                | Attributes on Layer Layer Stack Reference Absolute Layer                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                      |
| Lass RoutingPriority_1<br>Carlos Routing Layers<br>Carlos Routing Layers<br>Carlos Routing Corners<br>Carlos Routing Corners<br>Carlos Routing Corners<br>Carlos Routing Via Stule                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                             | Min Width       Preferred Size       Max Width       Name       I Δ       Name       Index         0.25mm       0.25mm       0.25mm       Top Layer       0       TopLayer       1         0.25mm       0.25mm       0.25mm       0.25mm       BottomLayer       32                                                                                                                                                                                                                                                                                                                                           |
| <u>R</u> ule Wizard <u>P</u> riorities                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                         | OK Cancel Apply                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                               |

Рис.6.4

4. В случае необходимости изменить ширину проводников данной цепи, изменить размерные цифры на эскизе и зафиксировать результат кнопкой Apply – применить.

Рассмотрим еще один способ назначения параметров группе печатных проводников, не связанный с назначением классов цепей. Для этого служит процедура формирования запросов (Query).

1. В дереве правил диалогового окна, рис. 6.4, селектировать узел Width – ширина.

2. В поле Constraints установить необходимое значение ширины проводника, аналогично п. 4.

3. Щелчком левой клавиши мыши активизировать команду-кнопку Qurey Builder. Открывается диалоговое окно формирования запросов на определение принадлежности проводника данной ширины цепям схемы, Bilding Query from Board (рис. 6.5).

Первоначально в колонке Condition Type/Operator стоит предложение добавить (в таблицу) первое условие: <u>Add First Condition</u>.

4. Щелчком левой клавиши развернуть выпадающий список условий и выбрать в нем условие Belongs to Net – принадлежит цепи. В колонке Condition Value повторяется выражение Belongs to Net. Навести на него курсор и щелчком левой клавиши активизировать выпадающий список цепей функционального узла.

| Building Query from Board | d              |          |               |    | ? X    |
|---------------------------|----------------|----------|---------------|----|--------|
| Show All Levels 💌         | ¢ ¢ 0          | む 0┋ □┋  | ×             |    |        |
| Condition Type / Operator | Condition Valu | e        | Query Preview |    |        |
| Belongs to Net            | -12V           |          | InNet('-12∨') |    |        |
| OR                        |                |          | OR            |    |        |
| Belongs to Net            | +12V           |          | InNet('+12∨') |    |        |
| OR                        |                |          |               |    |        |
| Belongs to Net            | +5V            | <b>•</b> | Inivet(+5V)   |    |        |
| Add another condition     | -12V           | <b></b>  |               |    |        |
|                           | +5V<br>+12V    |          |               |    |        |
|                           | GND            |          |               |    |        |
|                           | INP_1          |          |               |    |        |
|                           | NetC1_1        | -        |               |    |        |
|                           | -              |          |               |    |        |
|                           |                |          |               | ок | Cancel |
|                           |                |          |               |    |        |

Рис.6.5

5. Указать в списке имя цепи "-12V". В правом поле окна, Query Preview, появляется строка InNet('-12V'), а в колонке Condition Type / Operator левого поля выводится предложение добавить следующее условие: <u>Add Another Condition</u>.

6. Повторить действия пп. 4, 5, указав имя следующей цепи, например, цепи "+12V". Между строками первого и второго условий появляется строка с обозначением логической функции, объединяющей два назначенных условия. Это может быть конъюнкция – функция AND (И) либо дизъюнкция – функция OR (ИЛИ). Щелчком левой клавиши развернуть список из этих двух логических функций и выбрать функцию ИЛИ (OR).

7. Повторяя действия пп. 4...6, составить полный список цепей, для разводки которых предназначается данная ширина проводников. Список этих цепей и правила их объединения в группу отображается в поле Query Preview окна, рис. 6.5.

8. Щелчком ОК завершить диалог формирования запросов. В окне настройки правил, рис. 6.4, кнопкой Apply зафиксировать выполненные изменения правил.

Покажем теперь, как назначается ширина печатных проводников для цепей целого класса Signal. Для этого выберем в ветви Routing>>Width узел Width, установим значение ширины проводника 0,25 мм и запустим процедуру формирования запросов Query Builder.

Аналогично п. 4, развернем в окне, рис.6.5, выпадающий список условий, но выберем в нем условие Belongs to Net Class, после чего в колонке Condition Value развернем выпадающий список классов и укажем в нем класс Signal.

В поле Query Preview выводится строка InNetClass('Signal'). Щелчком ОК закроем формирование запросов, и в окне, рис. 6.4 зафиксируем настройку кнопкой Apply – применить.

Назначим для нашего проекта еще одно правило – ограничение минимально допустимого зазора между корпусами компонентов. Активизируем в дереве правил диалогового окна, рис. 6.4, узел Placement>>Component Clearance. В поле Constraints изображается диаграмма (рис. 6.6), позволяющая установить необходимые значения зазоров.



Рис.6.6

Установим значения зазоров по горизонтали и по вертикали 1,25 мм и зафиксируем настройку кнопкой Apply.

# 6.4. Приоритеты правил

При назначении нескольких однородных правил-ограничений, например, ширины проводников для разных цепей или классов, программа выстраивает их приоритеты в той последовательности, в которой назначались правила, обозначая приоритет порядковыми номерами, начиная с 1 и далее. Для изменения приоритета щелчком кнопки Priorities в окне рис. 6.4 активизировать диалог редактирования приоритетов. Открывается диалоговое окно Edit Rule Priorities (рис. 6.7).

Кнопки Increase Priority и Decrease Priority перемещают выбранное правило вверх/вниз по списку, меняя его приоритет. Из этого можно сделать вывод, что приоритет 1 - высший.

| Ec | lit Rule I        | Priorities           |                     |                      |                     |                    | ? ×             |
|----|-------------------|----------------------|---------------------|----------------------|---------------------|--------------------|-----------------|
|    | <u>R</u> ule Type | e: Width             |                     |                      |                     |                    | <b>•</b>        |
|    | Priority          | Enabled              | Name                | Scope                | Attributes          |                    |                 |
|    | 1                 | <ul> <li></li> </ul> | Schematic Width Cor | InNet('GND')         | Pref Width = 0.6mm  | Min Width = 0.58mm | Max Width = 0.6 |
|    | 2                 | ~                    | Schematic Width Cor | InNet('+12V')        | Pref Width = 0.6mm  | Min Width = 0.58mm | Max Width = 0.6 |
|    | 3                 | <                    | Schematic Width Cor | InNet('-12V')        | Pref Width = 0.6mm  | Min Width = 0.58mm | Max Width = 0.6 |
|    | 4                 | <ul><li>✓</li></ul>  | Schematic Width Cor | InNet('+5V')         | Pref Width = 0.6mm  | Min Width = 0.58mm | Max Width = 0.6 |
|    | 5                 | ✓                    | Width               | (InNetClass('SIGNAL' | Pref Width = 0.25mm | Min Width = 0.25mm | Max Width = 0   |
|    | <u>I</u> ncreas   | e Priority           | Decrease Priority   | ]                    |                     |                    | Close           |

Рис.6.7

По-другому устанавливается приоритет правила Routing Priority, которому назначается атрибут Priority в правом поле окна, рис. 6.4. Значение атрибута Priority может быть установлено в пределах 0...100 (100 – высший приоритет). При этом, кнопкой Priorities обычным образом вызывается окно редактирования приоритетов, в котором правила, как и в первом случае, выстроены по списку с номерами 1, 2 и т.д. и также могут перемещаться вверх/вниз (рис. 6.8).

| E | dit Rule I        | Priorities          | ;                 |                       |               | ? ×   |
|---|-------------------|---------------------|-------------------|-----------------------|---------------|-------|
|   | <u>R</u> ule Type | e: Routir           | ng Priority       |                       |               | ▼     |
|   | Priority          | Enabled             | Name              | Scope                 | Attributes    |       |
| L | 1                 | ~                   | RoutingPriority_1 | (InNetClass('POWER'   | Priority = 40 |       |
|   | 2                 | <ul><li>✓</li></ul> | RoutingPriority   | (InNetClass('SIGNAL') | Priority = 50 |       |
|   | Increas           | se Priority         | Decrease Priority | ]                     |               | Close |

В результате, правило с более высоким значением атрибута Priority может оказаться в списке ниже правила с меньшим значением атрибута.

### 6.5. Порядок применения правил

Порядок применения правил проектирования, в зависимости от сложности проекта, может быть простым и очевидным, а может быть и весьма сложным. В среде проектирования печатной платы Altium Designer 6 заложены эффективные средства контроля того, в каком порядке установленные правила проектирования применяются к различным объектам.

Возможны два метода контроля применения правил: первый – выбрать объект и исследовать правила, распространяющиеся на данный объект; второй – выбрать правило и провести обзор объектов, подпадающих под эти правила. Как использовать один из этих методов или их сочетание – вопрос персональных предпочтений разработчика проекта.

## 6.5.1. Наложение правил на объекты

Могут проверяться унарные и бинарные правила. Процедура проверки приоритетов в обоих случаях практически одинакова.

Для проверки унарных правил навести курсор на объект на печатной плате, после чего щелчком правой клавиши активизировать контекстное меню и указать в нем команду Applicable Unary Rules (применяемые унарные правила). Открывается диалоговое окно Applicable Rules (рис. 6.9).

На активной вкладке Unary Rules указано имя выбранного объекта и развернут список правил, наложенных на данный объект.

Список разбит на категории. Информация по каждой категории сгруппирована в списки. Правила расположены в списке в порядке убывания приоритета, при этом правило, обладающее высшим приоритетом, отмечается птичкой зеленого цвета, а правила с меньшим приоритетом и правила, действие которых приостановлено, отмечаются красными крестиками. Это позволяет визуально оценить порядок применения правил.

В случае необходимости отредактировать какое-либо из правил, селектировать его курсором и кнопкой Design Rules активизировать рассмотренную ранее стандартную процедуру редактирования правил.

Для проверки и редактирования бинарных правил, т.е. правил, устанавливающих взаимоотношения пары объектов, указать курсором первый объект. Щелчком правой клавиши активизировать контекстное меню и указать в нем команду Applicable Unary Rules.

| Ap | p <b>licable Rules</b><br>Unarv Bules                                   |                                               |                    |                   | ? ×                 |
|----|-------------------------------------------------------------------------|-----------------------------------------------|--------------------|-------------------|---------------------|
|    | Rules applicable to primi<br>Primitive = Track (130<br>Width Constraint | tive:<br>nm,202.5mm)(132.312mm,200.625mm) Top | Layer Net NetR12_1 |                   | <b>_</b>            |
|    | Name<br>✔ Width                                                         | Scope                                         | Minimum<br>0.25mm  | Maximum<br>0.25mm | Preferred<br>0.25mm |
|    | Routing Topology                                                        |                                               | •                  |                   |                     |
|    | Name<br>RoutingTopology                                                 | Scope                                         |                    | Topo<br>Short     | oqy<br>est          |
|    | Routing Priority                                                        |                                               |                    |                   |                     |
|    | Name<br>RoutingPriority                                                 | Scope                                         |                    |                   | Priority<br>50      |
|    | Fanout Control                                                          |                                               |                    |                   |                     |
|    | Name<br>Fanout_Small                                                    | Scope                                         |                    |                   |                     |
|    | Fanout_Default                                                          |                                               |                    |                   |                     |
|    | Name                                                                    | Scope                                         | Minimum            | Maximum           | Preferred           |
|    | Height<br>Height_1                                                      |                                               | Omm<br>Omm         | 25.4mm<br>25.4mm  | 12.7mm<br>6mm       |
|    |                                                                         |                                               |                    |                   |                     |
|    | <u>D</u> esign Rules                                                    |                                               |                    |                   | Close               |

Рис. 6.9

Выделить щелчками мыши два объекта, для которых назначались правила. Открывается диалоговое окно Applicable Rules с активной вкладкой Binary Rules (рис. 6.10).

На этот раз на вкладке указаны имена двух объектов, а в списке правил указаны правила, определяющие взаимоотношения (на рис. 6.10 – зазор) между этими двумя объектами. Приоритет правил также отмечен значками: высший – зеленой птичкой; низший – красным крестиком.

| Applicable Rules                 |                                      | ? ×      |
|----------------------------------|--------------------------------------|----------|
| Binary Rules                     |                                      |          |
| Rules applicable to primitives:  |                                      |          |
| Primitive1 = DIP Component DA    | I-K544UD2 (115mm,185mm) on Top Laye  | ſ        |
| Primitive2 = SMT Small Component | ent R8-RC1608 (127.5mm,180mm) on Top | Layer    |
| Component Clearance Constraint   |                                      |          |
| Name Scope1                      | Scope2                               | Gap Mode |
| ComponentClearance_1             |                                      | 2.5mm    |
| 🛛 🗶 ComponentClearance           |                                      | 1.25mm   |
|                                  |                                      |          |
|                                  |                                      |          |
| Design Rules                     |                                      | Close    |

Рис. 6.10

Аналогично унарным правилам, бинарное правило также может быть отредактировано.

## 6.5.2. Обзор объектов, подпадающих под правило

1. Активизируем, в среде графического редактора печатной платы, плавающую панель РСВ (рис. 6.11).

2. Настроим панель на исследование правил проектирования. Для этого в верхнем поле окна, рис. 6.11, развернем выпадающий список и выберем в нем строку Rules – правила.

3. В нижележащем поле панели РСВ представлен список установленных классов правил. Выберем в этом списке правило, устанавливающее ограничения на ширину печатных проводников – Width Constrasint.

4. По контексту, в следующем, по высоте, поле открывается список всех настроенных ограничений. В нашем случае это ширина проводников, принадлежащих цепям питания (Power) и цепям класса Signal.

| CB                                |                        |                                                                                                                                                                                                                                                                                                                                                         |                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                             |   | ▼ X |
|-----------------------------------|------------------------|---------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|-----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|---|-----|
| Rules                             |                        |                                                                                                                                                                                                                                                                                                                                                         |                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                             | [ | ▾   |
| Ƴ Apply 🗙 Clea                    | r                      |                                                                                                                                                                                                                                                                                                                                                         |                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                             |   |     |
| 🗹 <u>M</u> ask 🗖 <u>S</u> elect 🗹 |                        | × ×<br>ing<br>Δ ▲<br>Attributes On<br>Pref Width = 0.25mm<br>Pref Width = 0.6mm<br>Pref Width = 0.6mm |                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                             |   |     |
| 23 Rule Classes (1 Hig            | hlighted)              |                                                                                                                                                                                                                                                                                                                                                         |                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                             | Δ | •   |
| Solder Mask Expansion             | n                      |                                                                                                                                                                                                                                                                                                                                                         |                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                             |   |     |
| Testpoint Style                   |                        |                                                                                                                                                                                                                                                                                                                                                         |                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                             |   |     |
| Testpoint Usage                   |                        |                                                                                                                                                                                                                                                                                                                                                         |                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                             |   |     |
| Un-Routed Net Constraint          |                        |                                                                                                                                                                                                                                                                                                                                                         |                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                             |   |     |
| Width Constraint                  |                        |                                                                                                                                                                                                                                                                                                                                                         |                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                             |   |     |
| [All Rules]                       |                        |                                                                                                                                                                                                                                                                                                                                                         |                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                             |   |     |
|                                   |                        |                                                                                                                                                                                                                                                                                                                                                         |                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                             |   | •   |
| 5 Rules (1 Highlighted)           |                        |                                                                                                                                                                                                                                                                                                                                                         |                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                             |   |     |
| Name                              | Scope 🛆                | Attributes                                                                                                                                                                                                                                                                                                                                              | On                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                          |   |     |
| Width                             | (InNetClass('SIGNAL')) | Pref Width = 0.25mm                                                                                                                                                                                                                                                                                                                                     |                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                             |   |     |
| Schematic Width Con:              | InNet('+5V')           | Pref Width = 0.6mm                                                                                                                                                                                                                                                                                                                                      |                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                             |   |     |
| Schematic Width Con:              | InNet('+12V')          | Pref Width = 0.6mm                                                                                                                                                                                                                                                                                                                                      | Image: |   |     |
| Schematic Width Con:              | InNet('-12V')          | Pref Width = 0.6mm                                                                                                                                                                                                                                                                                                                                      |                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                             |   |     |
| Schematic Width Cons              | InNet('GND')           | Pref Width = 0.6mm                                                                                                                                                                                                                                                                                                                                      | <ul> <li>✓</li> </ul>                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                       |   |     |
| 0 Violations (0 Highligh          | ited)                  |                                                                                                                                                                                                                                                                                                                                                         |                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                             |   | Δ   |
|                                   |                        |                                                                                                                                                                                                                                                                                                                                                         |                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                             |   |     |

Рис. 6.11

5. При выборе одного из правил в панели РСВ, в среде графического редактора печатной платы открывается процедура фильтрации объектов, в результате, на плате подсвечиваются объекты, на которые распространяется это правило. В данном случае это печатные проводники.

6. Двойным щелчком левой клавиши выбранное правило вызывается для редактирования. Открывается диалоговое окно с именем Edit PCB Rule – Max-Min Width Rule, фактически повторяющее правое поле окна, приведен-

ного на рис. 6.4. Процедура редактирования правила, рассмотренная выше, на стр. 96-97, полностью применима в данном случае.

## 6.6. Размещение компонентов на печатной плате

Подобно многим распространенным САПР печатных плат, Altium Designer 6 содержит функции ручного и автоматического размещения компонентов. В качестве критерия достижения успеха при автоматическом размещении (там, где оно имеется) обычно используется критерий минимума средней длины связи. При ручном размещении возможна лишь визуальная оценка. Интуитивно конструктор руководствуется подобным же критерием, хотя количественная его оценка трудна, и поэтому вычисления обычно не делаются. Опыт показывает, что результат ручного размещения часто превосходит результату автоматического размещения в тех САПР, где эта функция имеется. Начнем с рассмотрения ручного размещения компонентов.

# 6.6.1. Ручное размещение

Приемы ручного размещения компонентов на поле печатной платы отличаются от тех, к которым привыкли разработчики, работающие в P-CAD версий 2000 и выше. Основное отличие состоит в отсутствии необходимости предварительной селекции компонента.

1. Клавишами Page Up/Page Down отмасштабировать изображение контуров платы и лежащих поверх нее или рядом (см. рис. 6.2) ТПМ компонентов проекта.

2. Кнопками прокрутки экрана переместить все изображение так, чтобы на поле печатной платы, в пределах ее контура, было достаточно места для размещения ТПМ в новых положениях.

3. Навести курсор приблизительно в геометрический центр ТПМ, подлежащего перемещению, нажать левую клавишу мыши и, не отпуская ее, начать перемещение ТПМ по полю печатной платы. При этом курсор меняет форму на перекрестие малого размера (Small Cross) и перескакивает на точку привязки ТПМ (Reference Point). Удобно формировать ТПМ так, чтобы это был ключевой контакт компонента.

4. Ключевая точка, а вместе с ней и все ТПМ, перемещается дискретно по узлам сетки Component Grid. Одновременно с этим перемещаются ниточки электрических связей. Кроме того, программа показывает на экране "вектор тяготения" компонента к другим компонентам, связанным с ним электрическими связями. Этот вектор имеет зеленый цвет, если в процессе перемещения ТПМ программа не обнаруживает нарушений правил проектирования: в норме остаются зазоры между компонентами, не пересекаются (если это вообще возможно) и не растягиваются чрезмерно электрические связи. Если размещение по оценке программы ухудшается, вектор тяготения приобретает красный цвет.

5. Ориентируясь по расположению и цвету этого вектора, переместить ТПМ в новое положение, так, чтобы контуры ТПМ целиком оставались в пределах контура платы.

6. Отпустить клавишу мыши. ТПМ компонента фиксируется в новом положении.

7. Аналогичным образом, переместить оставшиеся компоненты.

В процессе перемещения нажатием клавиши ПРОБЕЛ (SPACEBAR) ТПМ могут разворачиваться на угол, кратный 90°. При этом текст, связанный с компонентом (позиционное обозначение по схеме, обозначение типа ЭРК), поворачивается вместе с графикой ТПМ.

Для перемещения или поворота текста, связанного с компонентом, не затрагивая ориентации ТПМ, следует сначала сделать его видимым – активизировать слой, в котором он сформирован в библиотечном компоненте (обычно это слой Top Overlay), после чего указать на текст курсором и перемещать его при нажатой клавише мыши или поворачивать нажатием клавиши ПРОБЕЛ.

Помощью в расположении компонентов, в особенности аналоговых, могут служить рекомендации, приводимые в руководствах по применению компонентов или публикуемые производителями компонентов в справочных материалах. Следуя этим рекомендациям, можно избежать неприятностей, связанных с возможностью возникновения паразитных связей между входными и выходными сигнальными цепями и т.п.

Кроме рассмотренных, Altium Designer 6 содержит средства интерактивного размещения компонентов. Это, в основном, функции выравнивания размещаемых компонентов и изменения расстояний между ними.

1. Селектировать, удерживая нажатой клавишу Shift, несколько компонентов на поле печатной платы. Можно, вместо этого, окружить группу компонентов рамкой селекции при нажатой левой клаывише мыши. 2. Навести курсор на один из селектированных компонентов и щелчком правой клавиши мыши активизировать контекстное меню (рис. 6.12, а).



Рис. 6.12

3. Указать в контекстном меню команду Align – выровнять. Открывается панель подкоманд:

• Align – при активизации этой подкоманды вызывается диалоговое окно (рис.6.12, б), в котором могут быть активизированы 8 из 14-ти команд, перечисляемых далее;

• Postion Component Text – изменить положение текста, связанного с компонентами;

• Align Left – выровнять выбранную группу компонентов по левому краю области селекции;

- Align Right выровнять по правому краю области селекции;
- Align Top выровнять по верхнему краю;
- Align Bottom выровнять по нижнему краю;

• Align Horizontal Centers – выровнять центры ТПМ по горизонтали, в пределах области селекции;

• Align Vertical Centers – выровнять центры ТПМ по вертикали;

• Didtribute Horizontally – распределить равномерно по горизонтали, в пределах области селекции;

• Distribute Vertically – распределить равномерно по вертикали;

- Increase Horizontal Spacing увеличить зазоры по горизонтали;
- Decrease Horizontal Spacing уменьшить зазоры по горизонтали;
- Increase Vertical Spacing увеличить зазоры по вертикали;
- Decrease Vertical Spacing уменьшить зазоры по вертикали;
- Align to Grid распределить по узлам сетки.

4. По окончании выравнивания вывести курсор на свободное пространство в пределах графического листа редактора печатной платы и щелчком левой клавиши мыши снять селекцию с выбранной группы ТПМ.

В целом, при том, что рассмотренные функции считаются функциями интерактивного размещения, по-настоящему повлиять на размещение они не в состоянии, хотя и предоставляют некоторые локальные удобства.

# 6.6.2. Автоматическое размещение

Следует отметить, что большинство известных САПР располагает довольно слабыми средствами авторазмещения. Не составляет исключения и Altium Designer. Тем не менее, рассмотрим те средства, которыми он располагает.

В состав функций Altium Designer 6 входят 2 утилиты авторазмещения компонентов – Cluster Placer и Statistical Placer. Первая утилита предназначена для работы с несложными проектами – не более 100 компонентов на одной печатной плате. Вторая утилита имеет в основе более сложный алгоритм и предназначена для более сложных проектов.

Перед началом авторазмещения необходимо определить на плате область, в которую должны быть помещены компоненты.

1. Указать мышью в обрамлении графического окна программы закладку с именем слоя Keep-Out Layer.

2. Активизировать команду главного меню Place>>Keepout>>Track.

3. Указывая щелчками мыши углы, вычертить замкнутый контур области размещения.

Затем следует указать правила и ограничения, которым должна следовать программа при авторазмещении.

4. Активизировать в главном меню программы, либо в контекстном меню (по щелчку правой клавиши) или горячими клавишами D,R команду настройки правил Design>>Rules.
5. Выбрать в дереве правил диалогового окна PCB Rules and Constraints Editor (см. рис. 6.4) ветвь Placement/Component Clearance.

6. В поле Constraints (ограничения) диалогового окна рис. 6.4 активизировать выпадающий список и указать в нем режим проверки выполнения правил:

• Quick Check – быстрая проверка: проверяется величина зазора между прямоугольниками минимального размера, охватывающими все графические примитивы, образующие очертания компонентов;

• Multi Layer Check – то же самое плюс контроль наличия сквозных КП на слое Bottom, на случай, если выполняется размещение компонентов со штыревыми выводами на одной стороне платы и планарных компонентов на другой;

• Full Check – полная проверка: проверяются зазоры между истинными очертаниями компонентов

• Use Component Bodies – дословно: использование тела компонента – правило, распространяющееся на компоненты, имеющие трехмерную модель корпуса: в поле Constraints строится диаграмма (см. рис. 6.6), на которой указывается не только зазор между компонентами на плоскости ПП, но и зазор по высоте.

7. В полях Where the First object matches (где встречается первый объект) и Where the Second object matches (где встречается второй объект) сформировать подмножества объектов, между которыми назначается минимально допустимый зазор. Подмножества объектов формируются посредством процедуры генерации запросов, активизируемой щелчком на кнопке Query Builder (см. разд. 6.3). Однако, группируя объекты в подмножества, мы можем задать значения зазоров между объектами первого и второго подмножеств, в то время как внутри каждого подмножества зазор указать затруднительно. Для этого пришлось бы включить все объекты как в первое, так и во второе подмножество. Такое положение достигается более простым способом: следует активизировать в обоих полях диалогового окна опцию All – все. В этом случае программа авторазмещения проверит величину зазора между любой парой компонентов.

8. Кнопкой Apply – применить – в окне настройки правил зафиксировать установленные правила управления зазорами.

9. Кроме рассмотренного, может быть настроено еще несколько правил для авторазмещения:

- Component Orientations ориентация компонентов;
- Permitted Layers разрешенные слои;

• Nets to Ignore – цепи, которые следует игнорировать (поскольку главным критерием при авторазмещении является длина линий электрической связи, чересчур длинные цепи затрудняют размещение и замедляют его выполнение);

• Height – высота корпусов компонентов.

10. Активизировать команду главного меню Tools>>Component Placement>>Auto Placer. В открывающемся диалоговм окне Auto Place активизировать опцию Cluster Placer и щелчком на ОК запустить процедуру авторазмещения.

Утилита Cluster Placer размещает компоненты в области Keepout, прижимая их к левому нижнему углу области. Если при этом зазор между компонентами или компонентами и границей области Keepout оказывается меньше указанного в правилах, такие компоненты, а также границы области размещения оттеняются зеленым цветом. Используя операции ручного или интерактивного размещения, добиться удовлетворительного результата.

Рассмотрим еще один прием, позволяющий несколько улучшить результат авторазмещения – размещение в областях Room ("комнаты").

1. Перед размещением следует сгруппировать компоненты, подлежащие размещению в первой, второй и т. д. областях Room в классы. Процедура объединения объектов в классы рассмотрена в разд. 6.2.

2. Аналогично пп.1...3 (см. стр 108) построить общую область Keepout для размещения всех компонентов проекта.

3. Активизировать диалог настройки правил (команда Design>>Rules в главном или контекстном меню или клавишами D,R).

4. В дереве правил проекта (рис. 6.13) указать ветвь Placement/Room Definition, щелчком правой клавиши мыши активизировать контекстное меню

и в нем команду New Rule – назначить новое правило. В ветви появляется новый узел с именем Rule Definition.

5. Выбрать в дереве новую ветвь и переименовать ее – ввести новое имя в поле Name в правой половине окна, рис. 6.13.

6. В поле Where the First object matches кнопкой Query Biulder активизировать построение запросов на назначение классов объектов, подлежащих размещению в области Room (см. рис. 6.5). В поле результатов Full Query появляется сообщение (In Component Class ('<имя класса объектов>').



Рис. 6.13

7. В поле Constraints:

• указать один из наружных слоев печатной платы, на котором размещаются компоненты (на рис. 6.13 указан верхний слой Top Layer);

• указать признак размещения объектов в пределах границ области Room – Keep Objects Inside;

• кнопкой Define активизировать процедуру определения геометрической формы области Room: диалоговое окно временно закрывается, после чего движениями курсора и щелчками левой клавиши мыши указать углы области Room так, чтобы все они лежали в пределах зоны Keepout, а сама область была односвязной (без пересечения ребер); если область Room должна иметь прямоугольную форму, вместо этого можно ввести с клавиатуры координаты противолежащих углов прямоугольника.

8. Аналогичным образом определить следующие области Room, указать в них классы объектов и выполнить размещение в этих областях.

#### 7. ТРАССИРОВКА ПЕЧАТНОГО МОНТАЖА

Проектирование печатных плат в свое время было и в некоторой степени до сих пор остается сродни искусству. Это связано с тем, что конечный результат – удачно спроектированная печатная плата, проводники которой образуют изящные конфигурации, обтекающие препятствия, переходящие со слоя на слой требует от конструктора проявления максимума его творческих способностей, пространственного воображения, соединенных с методическим подходом, понимания того, какие приемы позволяют добиться хорошего стиля и качества.

Одной из главных целей разработки и использования САПР при проектировании функциональных узлов РЭС на печатных платах является автоматизация разводки трасс печатного монтажа. Только автотрассировка дает настоящий скачок в производительности труда конструктора. Работа, которая вручную выполняется за недели и даже месяцы, в современных высокоэффективных САПР выполняется за секунды или минуты, в самых трудных случаях – за часы. При разработке программных средств автотрассировки в них вкладываются элементы искусственного интеллекта – алгоритмы действия нейронных сетей (на том уровне представлений, который достигнут современной наукой о мозге), топологические алгоритмы поиска пути на графе, анализ геометрии препятствий на пути печатного проводника и т. п. На этой ниве получен ряд впечатляюших результатов – SPECCTRA, P-CAD Shape Router, отечественный ТороR, автотрассировщик Situs, входящий в состав Protel DXP и Altium Designer 6 и ряд других.

Тем не менее, выполнение трассировки вручную сохраняет право на существование. Автотрассировщик обычно перебирает электрические связи проекта по очереди и применяет при разводке систему правил и приоритетов, так называемую стратегию, в которой не всегда возможно указать "тонкие" приемы разводки. Конструктор, приступая к ручной трассировке, в состоянии окинуть проект более широким взглядом и выстраивает для себя неформальную и более сложную систему правил и приоритетов, чем ту, которая может быть продиктована программе. Поэтому человеческий интеллект с его алгоритмами, пусть и не изученными до конца современной наукой, в состоянии решать задачу прокладки пути на монтажном пространстве с препятствиями не хуже современных программ автотрассировки, правда, ценой затраты значительно большего времени. Существует мнение, что 90% успеха обеспечивает правильное размещение компонентов, и только 10% непосредственно трассировка. Поэтому может понадобиться в процессе трассировки корректировать выполненное первоначально размещение, выполнять пробные попытки, пока наконец не получится приемлемый результат. По этим соображениям начнем изложение вопроса с описания заложенных в графический редактор печатных плат Altiun Designer 6 средств ручной трассировки печатного монтажа.

Будем считать, что настройка конфигурации графического редактора выполнена, конфигурация печатной платы и структура ее слоев определена, размещение компонентов выполнено, правила трассировки (классы цепей, ширина проводников, зазоры) заданы. Все эти вопросы рассматривались в главе 6-й.

Графический редактор печатных плат САПР Altium Designer 6 располагает тремя функциями ручной трассировки. По названию и по существу все они являются интерактивными:

• (Standard) Interactive Routing – стандартная интерактивная трассировка: программа подсказывает возможный путь прокладки очередного сегмента печатного проводника

• Smart Interactive Routing – "острая", изощренная интерактивная трассировка: программа подсказывает и частично выполняет более сложные варианты прокладки трассы;

• Differential Pair Routing – трассировка дифференциальных пар.

При передаче электрической схемы на печатную плату электрические соединения изображаются нитями светло-серого (по умолчанию) цвета. Этих нитей может быть настолько много, что это затруднит выбор нитей, принадлежащих электрической связи, которая в текущий момент времени должна быть разведена в виде печатного проводника. В отличие от версий P-CAD 2000 и выше, в которых выделение трассируемой цепи цветом и яркой подсветкой указывается при настройке конфигурации графического редактора печатных плат и затем выполняется автоматически, в Altium Designer 6 такое выделение указывается для каждой очередной цепи индивидуально и может быть выполнено несколькими способами.

1. Маскирование всего остального с использованием функций плавающей панели РСВ.

• Щелчком левой клавиши мыши на кнопке РСВ в правом нижнем углу главного окна программы вызвать выпадающее меню и активизировать плавающую панель РСВ (рис. 7.1).

112

- В поле выбора объектов вверху панели РСВ выбрать Nets цепи.
- В нижележащих полях панели РСВ выводится:

• список классов цепей; если классы не назначались, по умолча-

нию все цепи принадлежат одному классу с именем All Nets – все цепи;

• список цепей текущего активного класса: для каждой цепи указывается число узлов (контактов компонентов) и длина печатного проводника, если цепь уже разведена;

• список графических примитивов, составляющих выбранную цепь – контактных площадок, переходных отверстий, сегментов печатного проводника (если цепь разведена).

- В верхней части панели активизировать птички опций:
  - Mask маскировать все, кроме выбранной цепи;

• Zoom – центрировать и увеличить изображение выбранной цепи до размеров графического окна программы;

• Clear Existing – снимать выделение объектов предыдущей цепи при выборе следующей.

РСВ ▼ × Nets ◄ 🗙 Clear 😙 Apply 🗖 Mask 🔲 Select 🗖 Zoom 🗹 Clear Existing 1 Net Class (1 Highlighted) Δ All Nets 6 Nets (0 Highlighted) ▲ Node Co... Routed Name NetC1\_1 107.339mm 6 NetC1\_2 7 9.718mm NetC2\_1 5 83.977mm NetC2\_2 3 59.294mm NetDA?\_4 3 75.237mm NetDA? 5 93.717mm 5 0 Primitives (0 Highlighted) T... △ Name ▲ Component L... A Projects Libraries PCB

Рис.7.1

• В результате этих настроек нити электрической связи, принадлежащие выбранной цепи остаются видимыми на экране с прежней яркостью, а остальные связи маскируются.

• Маскирование снимается щелчком на кнопке Clear.

2. Изменение цвета выделенной цепи.

• В панели РСВ указать курсором имя интересующей цепи и двойным щелчком левой клавиши мыши активи-зировать диалог редактирования параметров цепи – окно Edit Nets. • Из многочисленных функций редактирования нас в данный момент интересует управление цветом нитей электрической связи – Connection Color.

• Щелчком левой клавиши мыши на цветном поле Connection Color активи зировать диалог настройки цветовой палитры – окно Choose Color и выбрать для выделенной цепи яркий цвет, отличающийся от цвета, назначенного по умолчанию.

3. Управление видимостью линий электрической связи.

• Активизировать в главном меню программы команду View и в выпадающем меню указать команду Connections (рис. 7.2, а).



Рис. 7.2

- В подменю следующего уровня указать команду Hide All скрыть все связи.
- Повторить команду View>>Connections и указать подкоманду Show Net показать цепь (рис. 7.2, а).

• Щелчком левой клавиши мыши в произвольной точке графического окна программы активизировать диалог назначения имени цепи, которая должна быть видима – окно Net Name. Указать имя цепи и щелчком ОК включить ее видимость.

• Можно не указывать имя цепи, а закрыть окно Net Name щелчком по ОК. При этом открывается окно Nets Loaded со списком всех цепей проекта (рис. 7.2, б). Выбрать курсором имя цепи из списка и щелчком по ОК включить ее видимость.

Далее рассмотрим заложенные в Altium Designer 6 функции интерактивной трассировки печатного монтажа.

## 7.1. Стандартная интерактивная трассировка

1. Выбрать сигнальный слой печатной платы, на котором должна начинаться разводка очередной электрической связи. Для этого указать курсором мыши на закладку с именем слоя в обрамлении внизу графического окна программы.

2. Активизировать команду главного меню Place>>Interactive Routing. Курсор в графическом окне программы меняет форму на малое перекрестие. В строке сообщений главного окна программы выводится предложение указать стартовую точку трассы: Choose Starting Location.

3. Указать курсором на контакт одного из компонентов, охваченных линией электрической связи. В случае, если активизирована электрическая сетка (горячие клавиши Shift+E), захват контакта компонента происходит при приближении курсора к контакту на расстояние менее одного шага электрической сетки. На пересечении линий курсора возникает кольцо "прицела", обозначающее захват цепью контакта.

4. Щелчком левой клавиши мыши начать прокладку печатного проводника. Проводник изображается на экране как сплошная полоса, залитая цветом активного сигнального слоя.

Первый сегмент проводника ложится в направлении первого движения курсора. При отклонении курсора от первоначального направления программа строит пунктиром второй сегмент. Направление прокладки и стиль выполнения сегментов может изменяться перед началом прокладки и по ходу прокладки сегментов циклически нажатием горячих клавиш SPACE (ПРО-БЕЛ) и Shift+SPACE. Всего возможен выбор из 9 вариантов начала и завершения прокладки очередных сегментов текущего печатного проводника (см. табл. 7.1 и рис. 7.3).

5. Щелчком левой клавиши мыши первый сегмент фиксируется. Второй сегмент из пунктирного превращается в сплошной. Прокладка второго сегмента продолжается, вслед за ним пунктиром строится следующий сегмент. Вторым щелчком мыши оба сегмента фиксируются на плате.

6. Горячей клавишей "1" характер прокладки трассы меняется: оба сегмента – начальный и предполагаемый следующий выполняются со сплошной заливкой и фиксируются оба сразу одним щелчком левой клавиши мыши.

7. Горячей клавишей "\*" на цифровой клавиатуре изменяется слой трассировки. В случае трассировки многослойной печатной платы сигналь-

ные слои перебираются циклически. В месте перехода автоматически ставится переходное отверстие, параметры которого берутся из правил проектирования.

| Таблина | 71  |  |
|---------|-----|--|
| таолица | /.1 |  |

| N⁰   | Горячие кл  | тавиши     | Формирование сегментов                   | Рисунок |
|------|-------------|------------|------------------------------------------|---------|
| вар. | Shift+SPACE | SPACE      |                                          | Theynok |
| 1    | Line 45     | Start      | Начало под углом 45°, следующий сегмент  | 7.3, a  |
|      |             |            | горизонтально или вертикально.           |         |
| 2    |             | End        | Начало вертикально, следующий сегмент    | 7.3, б  |
|      |             |            | под углом 45°.                           |         |
| 3    | Line 45     | Start With | Начало под 45° в виде дуги, следующий    | 7.3, г  |
|      |             | Arc        | сегмент прямой вверх или горизонтально.  |         |
| 4    |             | End –      | Начало вертикально, конец сегмента в ви- | 7.3, д  |
|      |             | Rounded    | де сопряженной дуги, продолжение прямое  |         |
|      |             | Corner     | под углом 45°.                           |         |
| 5    | Line 90     | Start      | Начало в вертикальном направлении, сле-  | 7.3, e  |
|      |             |            | дующие сегменты под углом 90°.           |         |
| 6    |             | End        | Начало в горизонтальном направлении,     | 7.3, ж  |
|      |             |            | второй сегмент вертикально и т.д.        |         |
| 7    | Line 90     | Start with | Начало в вертикальном направлении дугой  | 7.3, 3  |
|      |             | Arc        | с внутренним углом 90° или прямоуголь-   |         |
|      |             |            | ным отрезком с дугой на конце.           |         |
| 8    |             | End With   | Начало в горизонтальном направлении ду-  | 7.3, и  |
|      |             | Arc        | гой с внутренним углом 90° или прямо-    |         |
|      |             |            | угольным отрезком с дугой на конце.      |         |
| 9    | Any Angle   | _          | Прокладка сегментов под произвольным     | 7.3, в  |
|      |             |            | углом, но через узлы активной сетки      |         |



8. Фиксируя щелчками левой клавиши мыши очередные сегменты, довести трассу до конечного пункта (контакта компонента). Последним щелчком зафиксировать трассу в пункте назначения и остановить дальнейшую трассировку щелчком правой клавиши.

### 7.2. Разрешение конфликтов

В процессе разводки трасс печатного монтажа постоянно возникают конфликты – на пути печатного проводника оказываются цепи, проведенные ранее, контактные площадки компонентов, запретные зоны и другие препятствия. В правилах Altium Designer 6 предусмотрено несколько способов разрешения конфликтов. Настройка этих правил выполняется в диалоговом окне Preferences, в ветви дерева правил PCB Editor – Interactive Routing (рис. 7.4).

| Preferences                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                             |                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                       |                                                                                                                                                                                                                                                                                                                                   |
|-------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|-------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|-----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| B+C System<br>B+C Schematic<br>B+C FPGA                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                 | PCB Editor – Inte                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                     | ractive Routing                                                                                                                                                                                                                                                                                                                   |
| Embedded System<br>Embedded System<br>C→CB Editor<br>Board Insight Display<br>- Board Insight Lens<br>- Board Insight L | Interactive Routing Conflict Resolution         ○ None         ○ Stop at First Conflicting Object         ○ Push Conflicting Objects         □ Plow Through Polygons         Interactive Bouting Options         □ Restrict To 90/45         ○ Auto Complete         □ Automatically Terminate Routing         ☑ Automatically Remove Loops         Smart Connection Pad Exits         ☑ Allow Diagonal         Interactive Bouting Width / Via Size Sources         ☑ Pickup Track Width From Existing Routes         Track Width Mode         Rue Minimum         ✓ Via Size Mode         User Choice         ☑ Eavorite Interactive Routing Widths | Smart Connection Routing Conflict Resolution         ○ None         ③ Stop at First Conflicting Object         ○ Walkaround Conflicting Object         □ Plow Through Polygons         Dragging         ☑ Preserve Angle When Dragging         ○ Ignore Obstacles         ④ Avoid Obstacles (Snap Grid)         ○ Avoid Obstacles |
| Set To Defaults 🔻 Save                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                  | Load Import From                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                      | OK Cancel Apply                                                                                                                                                                                                                                                                                                                   |

Рис. 7.4

Всего возможны 4 способа разрешения конфликтов.

1) Stop at First Conflicting Object – остановиться у первого конфликтующего объекта. Этот способ установлен в настройках правил по умолчанию и называется в англоязычной лексике CAПP slam'n'jam – захлопываться и сжиматься. Печатный проводник останавливается перед препятствием – проводником или контактной площадкой, принадлежащими другой цепи, с соблюдением зазора, установленного правилами рис. 7.5, а).

2) Push Conflicting Objects – расталкивать конфликтующие объекты.

3) Этот вариант разрешения конфликтов называется push'n'shove – отталкивать и проталкиваться. Он доступен только в стандартной интерактивной трассировке. Мешающие проводники деформируются так, чтобы обеспечивался установленный правилами зазор между ними и новой трассой (рис. 7.5, б). Если оттолкнуть препятствие невозможно (если это, например, контактная площадка компонента), программа переключается в 4-й режим – игнорирование препятствий (см. ниже, п. 4).

4) Walkaround Objects – обходить вокруг объектов, мешающих трассе (рис.7.5, в). Данный вариант разрешения конфликтов доступен только в "острой" (Smart) интерактивной трассировке. Если препятствие невозможно обойти, программа возвращается к 1-му варианту – остановке перед препятствием.

5) Ignore Obstacles – игнорировать препятствия. Нарушения правил отмечаются цветовой подсветкой, но новая трасса может быть проведена поверх препятствий (рис. 7.5, г).





Комбинацией "горячих" клавиш Shift+R возможно циклическое переключение из режима в режим разрешения конфликтов. Сообщение о текущем режиме выводится в строку статуса главного окна программы.

## 7.3. Управление шириной печатного проводника

Ширина проводника определяется настройкой правил проектирования. В правилах (см. разд. 6.3) может быть назначена минимальная, предпочтительная и максимальная ширина печатного проводника (рис. 7.6).

По умолчанию ширине проводника дается предпочтительное значение. Ширина может меняться в процессе прокладки трассы. При этом программа проверяет границы значений ширины, установленные в правилах и не дает назначить ширину, выходящую за эти границы. Ширина может изменяться тремя способами "горячего" редактирования.



Рис. 7.6

1) Комбинацией горячих клавиш Shift+W вызвать на экран окно с таблицей допустимых значений ширины проводников (рис. 7.7) и выбрать в ней строку с подходящим значением изменения ширины.

| Imperial        |       | Metric | :     | System Units |   |
|-----------------|-------|--------|-------|--------------|---|
| Width 🛆         | Units | Width  | Units | Units        | Δ |
| 5               | mil   | 0.127  | mm    | Imperial     |   |
| 6               | mil   | 0.152  | mm    | Imperial     |   |
| 8               | mil   | 0.203  | mm    | Imperial     |   |
| 10              | mil   | 0.254  | mm    | Imperial     |   |
| 12              | mil   | 0.305  | mm    | Imperial     |   |
| 20              | mil   | 0.508  | mm    | Imperial     |   |
| 25              | mil   | 0.635  | mm    | Imperial     |   |
| 50              | mil   | 1.27   | mm    | Imperial     |   |
| 100             | mil   | 2.54   | mm    | Imperial     |   |
| 3.937           | mil   | 0.1    | mm    | Metric       |   |
| 7.874           | mil   | 0.2    | mm    | Metric       |   |
| 11.811          | mil   | 0.3    | mm    | Metric       |   |
| 19.685          | mil   | 0.5    | mm    | Metric       |   |
| 29.528          | mil   | 0.75   | mm    | Metric       |   |
| 39.37           | mil   | 1      | mm    | Metric       |   |
| Apply To All La | iyers |        |       |              |   |

## Рис. 7.7

2) "Горячей" клавишей "О" активизировать контекстное меню и указать в нем команду Favourite Routing Widths – предпочтительные значения ширины. Открывается диалоговое окно Favourite Interactive Routing Widths с той же таблицей и кнопками управления Add – добавить, Delete – удалить и Edit – редактировать.

3) До фиксации очередного сегмента активизировать клавишей Таb диалог настройки Interactive Routing (рис. 7.8).

В полях зоны Properties – свойства – выводятся значения ширины печатного проводника (Track Width), диаметр площадки металлизации (Via Diameter) и самого межслойного переходного отверстия (Via Hole Size), назначенные для текущей цепи или класса цепей в правилах проектирования (по команде Tools>>Preferences>>PCB Editor>>Interactive Rooting), а также информация о текущем слое трассировки, для которого назначены эти правила.

Interactive Routing ? × Properties Interactive Routing Conflict Resolution Via Hole Size O None

Здесь же приводится графическая иллюстрация назначенных правил.



Рис. 7.8

В целях изменения ширины текущего сегмента прокладываемой трассы щелчком левой клавиши мыши в поле Track Width активизировать список предустановленных значений ширины и выбрать в нем необходимое значение. Необходимое значение ширины текущего сегмента может также быть непосредственно введено с клавиатуры. Отметим еще раз, что вводимое значение должно лежать в пределах от минимального до максимального значений, назначенных в правилах проектирования. В случае выхода за эти пределы программа выводит предупреждение вида "Trace Width (0.75mm) is out of range for the current rule and will be clipped" – ширина трассы (0.75мм) выходит за пределы, установленные текущим правилом и будет усечена (до верхнего или нижнего значения, в зависимости от того, какое ближе).

### 7.4. Разводка групповых трасс

Одним из приемов стандартной интерактивной трассировки является разводка функционально однородных цепей типа шин адреса и данных ПЭВМ и микроконтроллеров, устройств памяти и т.п. Разводка таких множественных трасс состоит из двух фаз: формирования веера при уходе трассы от контактов компонента и дальнейшая разводка групповой трассы (рис. 7.9).

1. Селектировать курсором группу выводов компонента. Селекция может выполняться двумя способами:

• последовательным указанием на контакты при нажатой клавише регистра – Shift;

• рамкой селекции, формируемой курсором при нажатой клавише Ctrl – при этом селектируются только контакты компонента.



2. Активизировать команду главного меню Place>>Multiple Traces. В строке статуса выводится подсказка: Choose Master Primitive – выбрать главный примитив (опорный контакт, от которого начинается разводка).

3. Указать курсором на контакт компонента, вокруг которого строится веер печатных проводников. Контакт окружается кольцом "прицела".

4. Нажать левую клавишу мыши и, не отпуская, начать прокладку групповой трассы. Печатные проводники групповой трассы собираются веером под наклоном 45°. Форма веера меняется в зависимости от направления перемещения курсора – параллельно линии размещения контактов или перпендикулярно этой линии (см. рис. 7.9).

5. Клавишей Таb активизировать "горячее" редактирование шага между проводниками трассы. В диалоговом окне Bus Routing (рис. 7.10) предлагается установить значение шага.

На кнопке From Rule размещается в качестве подсказки минимальное значение расстояния между центрами печатных проводников (сумма ширины проводника и зазора), вытекающее из назначенных правил. Установить необходимое значение шага и щелчком ОК вернуться к прокладке трассы.

| Bus Routing         |    | ? ×    |
|---------------------|----|--------|
| [ Bus Spacing       |    |        |
| 0.508mm             |    |        |
| From Rule (0.508mm) | OK | Cancel |

Рис. 7.10

6. Переместить курсор в нужном направлении и щелчком левой клавиши мыши завершить первую фазу трассировки – формирование веера.

7. При отпущенной левой клавише продолжить прокладку трассы, фиксируя изломы щелчками. Отметим некоторые особенности групповой трассировки:

• печатные проводники групповой трассы ложатся параллельно, с соблюдением установленного зазора;

- изломы трассы выполняются только под углом 45°;
- переход трассы со слоя на слой не допускается;

• трассировка происходит в режиме Ignore Obstacles – игнорирования препятствий; по окончании разводки программа отмечает цветной маркиров-кой случившиеся нарушения;

• программа может собирать веер не только от контактов, стоящих в ряд, но и от разбросанных произвольно по плате, но, поскольку при разводке игнорируются препятствия, на практике такой веер может испортить всю остальную трассировку.

8. В финишной точке зафиксировать трассу последним щелчком левой.

Собрав проводники веером в стартовой точке, программа не в состоянии развести их веером в точке конечного назначения. Выход есть – поочередно провести трассу с двух концов и состыковать встречные сегменты одноименных цепей торец в торец.

### 7.5. Редактирование готовой разводки

Кроме само собой разумеющейся перепрокладки существующих трасс по новым путям Altium Designer предлагает ряд интерактивных приемов, опирающихся на искусственный интеллект программы.

1. Устранение петель. В настройке функций интерактивной трассировки (цепочка команд Tools>>Preferences>>PCB Editor>>Interactive Rooting) активизировать флажок опции Automatically Remove Loops – автоматически удалять петли (см. рис. 7.4). При трассировке сложных проектов печатные проводники могут проходить по весьма сложной траектории. Если при более внимательном взгляде на готовую разводку оказывается, что можно развести некоторые цепи более коротким путем, новая трасса прокладывается вручную по этому короткому пути, а старая трасса автоматически удаляется.

2. Защита существующих трасс. В некоторых случаях трасса, проложенная каким-то специфическим образом, должна быть защищена от действия функции устранения петель. В этом случае следует снять в диалоге настройки активность опции удаления петель Remove Loops.

3. Групповое перемещение сегментов многолинейных трасс.

• В том же диалоге настройки Tools>>Preferences>>PCB Editor>>Interactive Rooting (см. выше, п. 1) активизировать флажок опции Preserve Angle When Dragging – сохранять угол при перемещении.

• Селектировать сегменты групповой трассы, указывая на них курсором при нажатой клавише регистра Shift или окружив рамкой селекции. Сегменты помечаются признаком селекции – "прищепками" ярко-белого цвета на концах и посредине, соединенными белым прямолинейным отрезком. • Навести курсор на один из сегментов в стороне от меток-прищепок так, чтобы курсор приобрел вид перекрещенных стрелок.

• Нажать левую клавишу мыши и, не отпуская ее, переместить курсор в нужном направлении. Вся группа селектированных сегментов перемещается вслед за курсором, сохраняя исходный угол наклона.

При перемещении может возникнуть конфликт с существующими трассами. Комбинацией горячих клавиш Shift+R, как и при трассировке, изменяется режим разрешения конфликтов. Конечный результат перемещения зависит от настроек функций разрешения конфликтов:

при активной настройке Ignore Obstacles – игнорировать препятствия
 перемещенные сегменты могут быть зафиксированы в любом положении;
 программа помечает нарушения цветовой подсветкой;

• при активной настройке Avoid Obstacles – уклоняться от препятствий – программа "не пускает" сегменты в новое положение, если они наталкиваются на препятствие.

4. Продолжение сегментов групповой трассы.

• Селектировать конечные сегменты групповой трассы, удерживая клавишу Shift или рамкой селекции.

• Указать курсором на конец одного из сегментов, так, чтобы курсор приобрел вид двойной стрелки.

• Нажать левую клавишу мыши и, не отпуская ее, переместить концы сегментов в новое положение. Отпустить клавишу мыши. Концы сегментов фиксируются. На сегментах вновь обозначается признак селекции.

• Снова указать курсором на конец сегментов и переместить их дальше в том же направлении или в сторону. Вслед за перемещением курсора строятся новые сегменты групповой трассы. Изломы трассы формируются под углом 45°.

Кроме рассмотренных, целый ряд функций редактирования трассировки активизируется подкомандами команды главного меню Edit:

• Change – изменить ширину сегмента трассы. После указания на сегмент активизировать клавишей Tab "горячее" редактирование и ввести с клавиатуры новое значение ширины (рис. 7.11, а).

124



Рис. 7.11

В случае, если назначенное значение ширины выходит за границы, указанные в правилах проектирования, программа отмечает ошибку цветовой маркировкой (рис. 7.11, б)

• Slice Tracks – прорезать проводники, создав разрыв заданной ширины и под заданным углом наклона. После указания исходной точки разреза клавишей Tab активизировать редактирование параметров разреза – фиксированной, размером в 1 шаг сетки или произвольной ширины, направления разреза от исходной точки (рис. 7.12, а).

Наклон линии разреза переключается горячей клавишей ПРОБЕЛ. Возможны два варианта – наклон под произвольным углом и наклон под углом кратным 45° (рис. 7.12, б).



Рис. 7.12

• Move – перемещать: нас в данном случае интересует группа подкоманд, относящихся к редактированию трасс печатного монтажа:

- Re-Route перетрассировать;
- Break Track разорвать трассу;

- Drag Track End перетащить конец трассы;
- Move/Resize Tracks двигать/изменять размеры трассы.

## 7.6. "Тонкая" интерактивная трассировка

Вторым инструментом выполнения ручной трассировки является так называемая "тонкая" (Smart) интерактивная трассировка. От стандартной интерактивной трассировки ее отличает наличие функции поиска пути для печатного проводника на участках от стартового до ближайшего следующего контакта компонента и один дополнительный способ разрешения конфликтов – обход вокруг препятствий (Walkaround Obstacles).

1. Активизировать команду главного меню Place>>Smart Interactive Routing и выполнить действия аналогично пп. 1...4 разд. 7.1.

2. Сегменты трассы от начальной точки до текущего положения курсора выполняются со сплошной заливкой. От текущего положения курсора до контакта ближайшего по ходу электрической связи компонента тянется цепочка пунктирных сегментов (рис. 7.13).

В отличие от стандартной интерактивной трассировки, программа не строит закругленные сегменты – доступны только изломы в начале или в конце сегмента под углом 45° или 90°.



Рис. 7.13

Управление характером изломов выполняется нажатием горячих клавиш ПРОБЕЛ (Space) или Shift+ПРОБЕЛ (табл. 7.2). При этом клавишами Shift+ПРОБЕЛ циклически перебираются все 4 варианта, а клавишей ПРО-БЕЛ возможен выбор варианта выполнения начала или конца сегмента только под углом 45° или 90° в зависимости от того, какой выбор сделан до этого клавишами Shift+ПРОБЕЛ.

Таблица 7.2

| N⁰   | Горячие       | клавиши       | Формирование сегментов                  | Рисунок            |
|------|---------------|---------------|-----------------------------------------|--------------------|
| вар. | Shift+SPACE   | SPACE         |                                         | i n <b>e</b> j non |
| 1    | Line 45 Start | Line 45 Start | Начало под углом 45°, следующий сегмент | 7.3, a             |
|      |               |               | торизонтально или вертикально.          |                    |
| 2    | Line 45 End   | Line 45 End   | Начало вертикально, следующий сегмент   | 7.3, б             |
|      |               |               | под углом 45°.                          | ,                  |
| 3    | Line 90 Start | Line 90 Start | Начало в вертикальном направлении, сле- | 7.3. e             |
|      |               |               | дующие сегменты под углом 90°.          | ,.                 |
| 4    | Line 90 End   | Line 90 End   | Начало в горизонтальном направлении,    | 7.3. ж             |
|      |               |               | второй сегмент вертикально и т.д.       | ,, m               |

3. Способ разрешения конфликтов, как и в стандартной интерактивной трассировке, выбирается комбинацией горячих клавиш Shift+R. В отличие от стандартной, в Smart-трассировке доступен способ разрешения конфликтов путем обхода вокруг препятствий (см. рис. 7.13). При обходе препятствий соблюдаются правила проектирования: обходной участок трассы прокладывается только если ширина прохода достаточна для размещения проводника с соблюдением установленных зазоров.

4. Завершение прокладки участка трассы выполняется по-разному, в зависимости от настройки функции Auto Complete (автоматического завершения) в конфигурации редактора печатной платы (см. рис. 7.4).

• При отключенной функции Auto Complete программа показывает сегменты трассы только до текущего положения курсора. Сегменты фиксируются последовательно щелчками левой клавиши мыши.

• При активной функции Auto Complete прокладка участка трассы может так же выполняться последовательной фиксацией сегментов щелчками левой клавиши мыши, а может быть завершена целиком – единственным щелчком левой при нажатой клавише Ctrl.

Включение/отключение активности функции Auto Complete может выполняться в текущий момент трассировки "горячей" клавишей "5".

Полный список "горячих" клавиш, используемых при управлении Smart-трассировкой вызывается в любой текущий момент прокладки трассы клавишей "~" (Тильда). Этот список показан на рис. 7.14. Приведем русский перевод этого списка с некоторыми разъяснениями.

• F1 – получение справочной информации;

• Ctrl+Click – завершение трассировки участка по щелчку левой клавишей мыши с нажатой клавишей Ctrl (если установлена активность функции автозавершения);

| Help                                                              |        | F1    |  |
|-------------------------------------------------------------------|--------|-------|--|
| Commit autocomplete segments (if applicable)                      | Ctrl+  | Click |  |
| Remove Last Segment or Shift+Backspace to remove last placed c    | luster | BkSp  |  |
| Terminate Current Trace                                           |        | Esc   |  |
| Toggle Routing Mode                                               | Shi    | ift+R |  |
| Choose Favorite Width                                             | Shil   | ft+W  |  |
| Place Segment                                                     | I      | Enter |  |
| Next Layer                                                        | N      | um +  |  |
| Previous Layer                                                    | P      | Num - |  |
| Next Signal Layer                                                 | N      | lum * |  |
| Cycle Placement Mode                                              | S      | 5pace |  |
| Edit Trace Properties                                             |        | Tab   |  |
| Cycle Track-Width Source                                          |        | 3     |  |
| Cycle Via-Size Source                                             |        | 4     |  |
| Toggle Auto Complete                                              |        | 5     |  |
| Change Via mode                                                   |        | 6     |  |
| Switch Leader trace or switch routing target in single trace mode |        | 7     |  |

## Рис. 7.14

• BkSp – удалить нажатием клавиши BackSpace (ШАГ НАЗАД) последний сегмент трассы или группу сегментов при нажатии Shift+Backspace.

• Esc – прервать разводку текущего участка трассы с потерей сегментов – равноценно щелчку правой клавишей мыши; если трассировка участка закончена на контакте компонента, по нажатию Esc программа выходит из режима трассировки – то же, что и по щелчку правой.

• Shift+R – переключение режима разрешения конфликтов;

• Shift+W – активизация функции управления шириной текущего сегмента трассы;

• Enter (Ввод) – зафиксировать текущий сегмент трассы – то же, что и щелчок левой клавишей мыши;

- Num + (плюс на цифровой клавиатуре) выбор следующего слоя;
- Num (минус на цифровой клавиатуре) выбор предыдущего слоя;

• Num \* (звездочка на цифровой клавиатуре) – переход трассы на следующий сигнальный слой;

• Space (Пробел) – выбор направления прокладки в начале или конце текущего сегмента;

• Tab – активизация "горячего" редактирования свойств текущего сегмента (см. рис. 7.8);

• 3 – циклический перебор значений ширины текущего сегмента;

• 4 – циклический перебор значений диаметра площадки металлизации у переходного отверстия – минимального, номинального или максимального;

• 5 – включение, отключение функции автозавершения трассировки участка цепи;

• 6 – переключение типов переходных отверстий;

• 7 – если трасса от исходного контакта расходится в нескольких направления – прекращение трассировки в данном направлении и переход к трассировке в другую сторону.

Печатные проводники, выполненные Smart-трассировкой могут редактироваться, как это описано в разд. 7.4.

### 7.7. Трассировка дифференциальных пар

Необходимость в передаче дифференциального сигнала по линиям связи возникает в случаях, когда нет возможности осуществить соединение короткими проводами, а цепи питания и Земли имеют достаточно высокое электрическое сопротивление. Это происходит главным образом в межблочном монтаже. Выход в таких случаях заключается в формировании пар сигналов, один из которых является противофазным другому и использовании соответствующей схемотехники электронных компонентов. Такая схемотехника известна – это широко распространенные дифференциальные или операционные усилители в аналоговых функциональных узлах и схемы эмиттерно-связанной логики (ЭСЛ) в цифровых устройствах. Каждый из двух сигналов дифференциальной пары может передаваться по отдельному экранированному проводу или радиочастотному коаксиальному кабелю либо сигналы дифференциальной пары передаются по кабелю в виде двух скрученных проводов – так называемой "витой паре".

Оба способа передачи дифференциальной пары сигналов отличаются высокой помехоустойчивостью. Физика явлений известна:

• поскольку по проводам дифференциальной линии передачи текут равные по величине и противоположные по направлению токи, такая линия не создает помех в окружающем пространстве;

• внешние помехи создают в проводах дифференциальной линии передачи синфазную помеху, которая существенно подавляется дифференциальными входными каскадами аналоговых и цифровых схем;

• выравнивание времен распространения сигнала по проводам линий связи обоих типов в значительной мере достигается само собой – за счет равенства длины проводников в витой паре или за счет равенства длины двух отрезков коаксиального кабеля, образующих дифференциальную линию.

Кроме того, на приемном конце такой линии связи возникает эффект "виртуальной" Земли, в результате чего согласование импеданса линии с входным сопротивлением каскада на приемном конце может выполняться без заземления – одним согласующим элементом, импеданс которого должен равняться удвоенному значению волнового сопротивления в случае коаксиального кабеля с заземленной оболочкой, либо волновому сопротивлению витой пары.

Второй вариант, не являющийся по сути передачей дифференциального сигнала – это передача однофазного сигнала по коаксиальному кабелю или витой паре. Здесь также происходит взаимная компенсация магнитных полей прямого и обратного токов, в результате чего не излучаются помехи в окружающее пространство. Что касается чувствительности к внешней наводке, то степень подавления емкостной помехи определяется экранирующим действием оболочки коаксиального кабеля или заземленного провода витой пары. Индукционная наводка создает нескомпенсированную помеху в активном проводе витой пары, в особенности если линия связи образует петли.

Приходящая на печатную плату из внешней разводки как симметричная, так и асимметричная линия связи может быть доведена от контактов соединителя или от паянных контактов на краю платы до входных контактов электронного компонента только парой параллельно расположенных печатных проводников. В терминологии конструкций печатных плат такая пара печатных проводников также называется дифференциальной парой.

Дифференциальная пара на печатной плате не обеспечивает столь же высокую помехоустойчивость, как кабельные линии связи вследствие того, что значение коэффициента связи параллельных печатных проводников не превышает 0,5, в то время как у коаксиального кабеля и в витой паре это значение составляет 0,98 и выше.

Таким образом, наиболее ощутимым эффектом, который обеспечивает применение дифференциальных пар на печатной плате является выравнивание времени распространения сигнала до входных контактов электронного компонента. Этому, как и согласованию волнового сопротивления линии передачи с нагрузкой могут препятствовать особенности трассировки и размещения компонентов, необходимость перехода со слоя на слой, наличие полигонов металлизации в сигнальных слоях или на внутренних экранных слоях типа Plane. Подробное рассмотрение радиотехнической стороны данного вопроса должно быть проведено в самостоятельном учебном пособии по конструированию печатных плат. Здесь можно остановиться на некоторых рекомендациях по выполнению дифференциальных (передающих симметричный дифференциальный сигнал) линий связи на печатных платах [8]:

• волновое сопротивление каждого проводника пары должно равняться половине волнового сопротивления внешнего кабеля (витой пары);

• для каждого проводника пары сопротивление нагрузки на приемном конце должно быть согласовано с волновым сопротивлением проводника;

• переходы линии со слоя на слой допустимы, если удается обеспечить постоянство волнового сопротивления по всей длине линии;

• оба проводника пары должны иметь одинаковую длину, с точностью, обеспечивающей разность задержек в пределах допуска, установленного для применяемого семейства логических интегральных микросхем.

Покажем на примере, какое значение может принимать разность длины проводников дифференциальной пары в высокоскоростных функциональных узлах, работающих с тактовой частотой порядка 1 ГГц.

Известно, что скорость распространения сигнала вдоль микрополосковой линии связи в  $\sqrt{\epsilon}$  раз меньше скорости в свободном пространстве. При типичном для печатных плат значении диэлектрической проницаемости стеклотекстолита  $\epsilon = 4,8$  время задержки распространения сигнала составляет около 7,3 нс/м.

Если принять, что разность времени прихода сигнала на входы логики не должна превышать 0,1 тактового интервала, т. е. 0,1 нс, разность длины проводников дифференциальной пары не должна превышать 13 мм. Так или иначе, нам следует рассмотреть заложенные в Altium Designer функции трассировки дифференциальных пар.

# 7.7.1. Объявление дифференциальной пары

Объявить две сигнальные цепи дифференциальной парой можно как в редакторе схемы, так и в редакторе печатной платы.

## В редакторе электрической схемы:

1. Активизировать команду главного меню Place>>Net Label и присвоить двум цепям, образующим дифференциальную пару одинаковое имя с суффиксом \_P для одной цепи и \_N для другой.

2. Активизировать команду Place>>Directives>>Differential Pair и поместить метку дифференциальной пары на каждую из цепей пары (рис. 7.15).



## Рис. 7.15

Цепи, на которую наложена директива Differential Pair присваивается параметр с таким же именем Name: Differentgial Pair и булевским значением Value: True.

Выполненные таким образом назначения передаются в проект печатной платы при компиляции и синхронизации проекта.

**В редакторе печатной платы** пары цепей, не объявленные как дифференциальные в редакторе схемы, могут быть объявлены и оттрассированы как дифференциальные. Здесь возможны 2 варианта действий.

1. Активизировать плавающую панель РСВ и переключить ее в режим Differential Pairs Editor – редактирования дифференциальных пар (рис. 7.15). В среднем поле панели выводится список всех определенных в проекте дифференциальных пар, в том числе ранее назначенных в редакторе схемы.

Далее:

• Щелчком на кнопке Add активизировать объявление новой дифференциальной пары. Открывается окно формирования дифференциальной пары Differential Pair (рис. 7.16).

• В полях Positive Net и Negative Net поочередно развернуть список цепей, не объединенных пока в дифференциальные пары и выбрать в каждом списке необходимую цепь.

• В поле Name (имя) зоны Properties ввести имя новой дифференциальной пары.

• Щелчком ОК завершить формирование пары.

| РСВ 🔻                                                                                  | × |
|----------------------------------------------------------------------------------------|---|
| Differential Pairs Editor                                                              | ] |
| 🐨 Apply 😿 Clear                                                                        | - |
| <br><u>Mask</u> <u>Select</u> <u>Z</u> oom <u></u> Clear Existing                      |   |
| 1 Differential Pair Class (1 Highlighted) 🛛 🛆                                          |   |
| All Differential Pairs                                                                 |   |
|                                                                                        |   |
| 12 Differential Pairs (1 Highlighted)                                                  | ] |
| Designator $\Delta$                                                                    |   |
| INPUT                                                                                  |   |
| NewDifferentialPair2                                                                   | 8 |
| T≊ Add I 📚 Delete I WH+ Edit                                                           |   |
|                                                                                        |   |
| 1 1 N a ka 111 L L vala ka al                                                          | 1 |
| 2 Nets (U Highlighted) Name                                                            |   |
| 2 Nets (U Highlighted)<br>Name $\Delta$<br>D6 (+)                                      |   |
| 2 Nets (U Highlighted)<br>Name △<br>D6 (+)<br>D7 (-)                                   |   |
| 2 Nets (U Highlighted)<br>Name △<br>D6 (+)<br>D7 (-)                                   |   |
| 2 Nets (U Highlighted)<br>Name △<br>D6 (+)<br>D7 (·)<br>Create From Nets ◯ Rule Wizard |   |
| 2 Nets (U Highlighted)<br>Name △<br>D6 (+)<br>D7 (-)<br>                               |   |
| 2 Nets (U Highlighted)<br>Name △<br>D6 (+)<br>D7 (·)<br>Create From Nets BRule Wizard  |   |
| 2 Nets (U Highlighted)<br>Name △<br>D6 (+)<br>D7 (-)<br>Create From Nets ◯ Rule Wizard |   |
| 2 Nets (U Highlighted)<br>Name △<br>D6 (+)<br>D7 (·)<br>Create From Nets ◯ Rule Wizard |   |
| 2 Nets (U Highlighted)<br>Name △<br>D6 (+)<br>D7 (-)<br>Create From Nets ◯ Rule Wizard |   |



Результат отображается в полях панели PCB (см. рис. 7.16). При селекции курсором имени новой пары в колонке Designator центрального поля панели в нижележащее поле выводятся имена двух цепей, объединенных в дифференциальную пару. Видим, что к име нам добавлены индексы (+) и (-).

2. Второй вариант требует, чтобы цепи, которые предполагается объединить в дифференциальную пару имели общее имя и различа-



Рис. 7.17

лись суффиксами \_H и \_L. В этом случае возможно сформировать дифференциальные пары из цепей с такими именами:

• Активизировать диалог формирования щелчком в панели PCB на кнопке Create From Nets. Открывается диалоговое окно Create Differrential Pairs from Nets (рис. 7.18).

• В верхней части окна выводится предложение: Use nets from class All Nets differing by <u>H</u> or <u>L</u> to create differential pair with prefix <u>D</u>. Приведем перевод этого сообщения с некоторыми комментариями: "Используйте цепи

из класса *Bce Цепи* (это класс, существующий по умолчанию; в проекте могут быть назначены и другие классы цепей), различающиеся (суффиксами) Н или L для образования дифференциальной пары с префиксом (к имени) D".

| Create Differential Pairs F                                  | rom Nets                                                       |                                               | ? ×                   |
|--------------------------------------------------------------|----------------------------------------------------------------|-----------------------------------------------|-----------------------|
| Use nets from class All Ne<br>Create differential pairs in c | ets differing by 📙 or 🚺 to cre<br>class All Differential Pairs | eate differential pair with prefix D.         |                       |
| Differential Pair Name                                       | Positive Net                                                   | Negative Net                                  | Create                |
| D_A0<br>D_DD<br>D_A2<br>D_A4<br>D_A8<br>D_DD2                | A0_H<br>DD_H<br>A2_H<br>A4_H<br>A8_H<br>DD2_H                  | A0_L<br>DD_L<br>A2_L<br>A4_L<br>A8_L<br>DD2_L | ▼<br>▼<br>▼<br>▼<br>▼ |
|                                                              |                                                                |                                               | Execute Close         |

## Рис. 7.18

• Ниже располагается еще одно сообщение: Create differential pairs in class All Differential Pairs – "Образуйте дифференциальные пары в классе *Bce Дифференциальные Пары*". Справа располагается кнопка вызова списка классов дифференциальных пар, если такие классы назначены.

• В центральном поле окна выведен список всех существующих пар цепей с именами, имеющими суффиксы Н и L и список дифференциальных пар, которые могут быть составлены из этих цепей.

• Для формирования дифференциальных пар поставить "галочки" в колонке Create (создать) против имен соответствующих пар и завершить диалог щелчком на кнопке Execute – "Выполнить".

## 7.7.2. Правила трассировки дифференциальных пар

Правила трассировки дифференциальных пар настраиваются так же, как и для всех остальных элементов проводящего рисунка печатной платы. Ключевыми для дифференциальных пар являются три правила:

1. Routing Width – ширина печатных проводников дифференциальной пары. Настройка правила для ширины печатных проводников рассматривалась в разд 6.3 (см. рис. 6.4)

2. Differential Pairs Routing – трассировка дифференциальной пары. Это правило касается главным образом зазора между проводниками дифференциальной пары и настраивается в диалоге, активизируемом по команде главного меню Design>>Rules. В диалоговом окне PCB Rules and Constraints

Editor (рис. 7.19) выбрать ветвь Design Rules/Routing/DiffPairsRouting и нпзначить в поле Constraints следующие параметры:

- Min Gap минимальный зазор;
- Мах Gap максимальный зазор;
- Preferred Gap Предпочтительное значение зазора;

• Max Uncoupled Length – максимально допустимая длина участка обхода препятствий, на котором уменьшается индуктивная связь проводников пары.



ис. 7.19

3. Matched Net – выравнивание длины проводников в паре добавлением в короткий проводник лесенки или змейки. Данная настройка доступна в ветви High Speed/Matched Net Lengths дерева правил проектирования. Она также вызывается из плавающей панели PCB щелчком на кнопке Rule Wizard (см. рис. 7.16). Вызывается "Мастер подсказки", на одном из шагов которого открывается диалог настройки DiffPair\_MatchedLengths – выравнивания длины проводников в дифференциальной паре (рис.7.20).

- В поле Rule Properties параметры правила назначаются:
  - Tolerance допуск, при превышении которого строится удлиняющая конфигурация;
  - Gap зазор между коленами;

• Amplitude – высота колен;

• Style – стиль построения удлиняющей конфигурации: прямоугольными коленами, наклон колен под углом 45° или закругленными сегментами.

| Differential Pair Rule Wizard ? X<br>Choose Length Constraint Properties<br>Fill in the properties of the matched net length rule that will apply to the selected differential pairs                                                                                                                                                 |
|--------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| DiffPair_MatchedLengths                                                                                                                                                                                                                                                                                                              |
| Rule Properties                                                                                                                                                                                                                                                                                                                      |
| Style 90 Degrees<br>90 Degrees<br>45 Degrees<br>Rounded<br>Gap 0.25mm → ←                                                                                                                                                                                                                                                            |
| Rule Priority                                                                                                                                                                                                                                                                                                                        |
| Priority       Enabled       Name       Scope       Attributes         1       ✓       DiffPair_MatchedLeng All       Tolerance = 15mm       Style - 90 Degrees       Amplitude = 5.08mm         2       ✓       DiffPair_MatchedLeng (IsDifferentialPair And ( Tolerance = 25.4mm       Style - 90 Degrees       Amplitude = 5.08mm |
|                                                                                                                                                                                                                                                                                                                                      |
| <u>C</u> ancel < <u>B</u> ack <u>N</u> ext > <u>F</u> inish                                                                                                                                                                                                                                                                          |

Рис. 7.20

• В поле Rule Proirity – приоритет правила – выводится список всех назначенных правил с параметрами их настройки и указанием объектов, на которые налагаются эти правила и приоритетов их выполнения. Кнопками Increase Priority и Decrease Priority приоритет выбранного в списке правила может увеличиваться или уменьшаться.

Указание объектов, на которые налагается то или иное правило производится путем рассмотренной ранее процедуры формирования запросов (см. разд. 6.3).

## 7.7.3. Трассировка дифференциальной пары

Трассировка дифференциальной пары ведется точно так же, как и рассмотренная выше Smart-интерактивная трассировка. Отличие лишь в том, что проводятся сразу оба печатных проводника дифференциальной пары. 1. Выделить маскированием или цветом линии связи дифференциальной пары, подлежащей трассировке (см. пп. 1-3, стр. 102-103).

2. Активизировать команду главного меню Place>>Differential Pair Routing. В строке статуса программы выводится предложение выбрать первый объект дифференциальной пары: Choose first differential pair object to route.

3. Навести курсор на один из контактов компонента, с которого начинается трассировка дифференциальной пары и щелчком левой клавиши мыши дать старт прокладке трассы. Программа сводит проводники дифференциальной пары до расстояния, определенного в правилах и далее ведет оба проводника параллельно (рис. 7.21).

4. Как и в Smart-трассировке, при трассировке дифференциальной пары работают "горячие" клавиши и их комбинации, в частности:

• Клавишей ПРОБЕЛ или комбинацией клавиш Shift+ПРОБЕЛ может быть выбран способ построения изломов трассы под углом 45° или 90°;

• комбинацией клавиш Shift+R выбирается способ разрешения конфликтов – остановка трассы, игнорирование или обход препятствий;

• клавишей "\*" на цифровой клавиатуре меняется слой трассировки.



Рис. 7.21

4. Программа строит сегменты трассы от начала до текущего положения курсора сплошной линией, ширина которой указана в правилах и продолжает предполагаемую оставшуюся часть трассы пунктиром.

5. Щелчком левой клавиши мыши при нажатой клавише Ctrl прокладка оставшейся части трассы завершается. Программа остается в режиме трассировки дифференциальных пар.

6. Щелчком правой клавиши мыши или клавишей Esc завершить трассировку.

#### 7.8. Автоматическая трассировка печатного монтажа

В состав пакета Altium Designer 6 входит встроенный высокоэффективный топологический автотрассировщик Situs. Название происходит от используемого в англоязычной среде термина Situs Analysis, эквивалентом которого в языке отечественной науки является топология – раздел математики, исследующий свойства геометрических объектов (СИТУС по-латыни и ТО-ПОС в греческом языке означают одно и то же – МЕСТО). В университетских курсах высшей математики топология называется еще "Геометрия-2".

Работа автотрасировщика заключается в анализе топологии платы, подготовленной к разводке печати – определении очертаний размещенных на плате компонентов, отверстий, вырезов, других препятствий, поиске пути (канала) для прокладки каждого очередного печатного проводника и затем применении целого ряда алгоритмов (проходов), в результате чего в найденном канале размещается печатный проводник, отвечающий назначенным при настройке графического редактора печатной платы правилам. Топологические алгоритмы автотрассировки считаются более эффективными, чем сеточные и даже так называемые бессеточные, нейронные алгоритмы. Здесь мы не имеем возможности обсуждать эти преимущества. Рассмотрим основные приемы настройки и практического использования автотрассировщика Situs.

### 7.8.1. Стратегии и проходы автотрассировки

Набор приемов (проходов) автотрассировки в Altium Designer 6, как и в целом ряде других САПР называется стратегией трассировки. Основой стратегии, применяемой к текущему проекту являются правила проектирования, назначаемые на этапе составления электрической принципиальной схемы (разд. 5.2.6) и/или на этапе проектирования печатной платы (разд. 6.3 – 6.5). Командой главного меню Auto Route>>Setup или Auto Route>>All активизировать диалог настройки стратегии трассировки. Автотрассировщик Situs анализирует назначенные правила и выстраивает их в стратегию. В поле Routing Strategies диалогового окна Situs Routing Strategies (рис. 7.22) приводится список доступных в текущий момент стратегий и их краткая характеристика.

Всего по умолчанию предусмотрено 6 стратегий:

- Cleanup подчистка выполненной разводки;
- Default 2 Layer Board трассировка двухсторонней печатной платы;

- Default 2 Layer with Edge Connectors трассировка двухсторонней платы с печатными контактами краевого соединителя;
- Default Multi Layer Board стратегия трассировки многослойной печатной платы;
- General Orthogonal стратегия с взаимно-перпендикулярным направлением прокладки проводников;
- Via Miser стратегия с жесткой минимизацией числа переходных отверстий.

| Errors and Warnings -                                                                                                                                                                                | - O Errors O Warnings 1 Hint                                                                                                                                                                                                                                                                                                                                                                                                                                                                                       |
|------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|--------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| Hint: no default SMDNe                                                                                                                                                                               | ckDown rule exists.                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                |
|                                                                                                                                                                                                      |                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                    |
| Report conterns                                                                                                                                                                                      |                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                    |
| Routing Wiaths                                                                                                                                                                                       |                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                    |
| <u>Routing Via Styles</u>                                                                                                                                                                            |                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                    |
| <u>Electrical Clearances</u>                                                                                                                                                                         |                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                    |
| <u>Fanout Styles</u>                                                                                                                                                                                 |                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                    |
| Layer Directions                                                                                                                                                                                     |                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                    |
| Drill Pairs                                                                                                                                                                                          |                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                    |
|                                                                                                                                                                                                      |                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                    |
| Edit Laver Directions Ed                                                                                                                                                                             |                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                    |
|                                                                                                                                                                                                      | dit Hules Save Report As                                                                                                                                                                                                                                                                                                                                                                                                                                                                                           |
| Deutice Challens                                                                                                                                                                                     | dit Hules Save Heport As                                                                                                                                                                                                                                                                                                                                                                                                                                                                                           |
| Routing Strategy                                                                                                                                                                                     | dit Hules Save Report As                                                                                                                                                                                                                                                                                                                                                                                                                                                                                           |
| Routing Strategy — Available Routing Strategies                                                                                                                                                      | dit Hules Save Report As                                                                                                                                                                                                                                                                                                                                                                                                                                                                                           |
| Routing Strategy                                                                                                                                                                                     | A Description                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                      |
| Routing Strategy<br>Available Routing Strategies<br>Name<br>Cleanup<br>Default 2 Laver Board                                                                                                         | Δ Description     Default cleanup strategy     Default strategy for routing two-laver boards                                                                                                                                                                                                                                                                                                                                                                                                                       |
| Routing Strategy<br>Available Routing Strategies<br>Name<br>Cleanup<br>Default 2 Layer Board<br>Default 2 Layer With Edge Connectors                                                                 | Δ Description     Default cleanup strategy     Default strategy for routing two-layer boards     Default strategy for two-layer boards                                                                                                                                                                                                                                                                                                                                                                             |
| Routing Strategy<br>Available Routing Strategies<br>Name<br>Cleanup<br>Default 2 Layer Board<br>Default 2 Layer With Edge Connectors<br>Default Multi Layer Board                                    | ∆       Description         ∆       Default cleanup strategy         Default strategy for routing two-layer boards         Default strategy for two-layer boards         Default strategy for routing multilayer boards                                                                                                                                                                                                                                                                                            |
| Routing Strategy<br>Available Routing Strategies<br>Name<br>Cleanup<br>Default 2 Layer Board<br>Default 2 Layer With Edge Connectors<br>Default Multi Layer Board<br>General Orthogonal              | Description         Default cleanup strategy         Default strategy for routing two-layer boards         Default strategy for routing two-layer boards         Default strategy for routing multilayer boards         Default general purpose orthogonal strategy                                                                           |
| Routing Strategy<br>Available Routing Strategies<br>Name<br>Cleanup<br>Default 2 Layer Board<br>Default 2 Layer With Edge Connectors<br>Default Multi Layer Board<br>General Orthogonal<br>Via Miser | dit Hules       Save Report As         △       Description         ○       Default cleanup strategy         ○       Default strategy for routing two-layer boards         ○       Default strategy for routing multilayer boards         ○       Default strategy for routing multilayer boards         ○       Default strategy for routing multilayer boards         ○       Default general purpose orthogonal strategy         ○       Strategy for routing multilayer boards with aggressive via minimization |
| Routing Strategy<br>Available Routing Strategies<br>Name<br>Cleanup<br>Default 2 Layer Board<br>Default 2 Layer With Edge Connectors<br>Default Multi Layer Board<br>General Orthogonal<br>Via Miser | ∆       Description         ∆       Default cleanup strategy         Default strategy for routing two-layer boards         Default strategy for routing multilayer boards         Default strategy for routing multilayer boards         Default general purpose orthogonal strategy         Strategy for routing multilayer boards with aggressive via minimization                                                                                                                                               |
| Routing Strategy<br>Available Routing Strategies<br>Name<br>Cleanup<br>Default 2 Layer Board<br>Default 2 Layer With Edge Connectors<br>Default Multi Layer Board<br>General Orthogonal<br>Via Miser | A Description     Default cleanup strategy     Default strategy for routing two-layer boards     Default strategy for routing multilayer boards     Default strategy for routing multilayer boards     Default strategy for routing multilayer boards     Default general purpose orthogonal strategy     Strategy for routing multilayer boards with aggressive via minimization                                                                                                                                  |

Рис. 7.22

Каждая из предопределенных стратегий включает свой определенный набор проходов трассировки. Редактирование этих "чистых" стратегий не допускается, однако, если при выполнении проекта необходимо изменить набор приемов (проходов) трассировки, возможно образовать новую пользовательскую стратегию. Если за основу новой может быть принята одна из "чистых" стратегий, создание своей стратеги может быть начато щелчком на кнопке Duplicate – дублировать. Открывается диалоговое окно редактирования стратегии Situs Strategy Editor (рис. 7.23).

В поле Options окна рис. 7.23:

• ввести имя новой стратегии (Strategy Name) и ее краткое описание (Strategy Description);

• установить движок в линейке More Vias (Faster)...Less Vias (Slower) в соответствии с намерением допустить большее или меньшее число межслойных переходных отверстий, что в свою очередь отражается на ускорении или замедлении трассировки;

• в случае необходимости активизировать опцию Orthogonal – трассировки с изломами проводников под прямым углом.

В двух нижележащих полях приводится список возможных проходов автотрассировки – Available Routing Passes и проходов, включенных в текущую стратегию – Passes in this Routing Strategy. Кнопками Add> и <Remove указанные курсором проходы переносятся из одного поля в другое, в результате в правом поле составляется необходимый список проходов для редактируемой стратегии.

| Strategy Name          | Strategy Description                               |    |                  |                                 |
|------------------------|----------------------------------------------------|----|------------------|---------------------------------|
| New Strategy           | Enter description of new strategy                  |    |                  |                                 |
| More Vias (Faster)     |                                                    | Le | ss Vias (Slower) | 🗖 Orthogonal                    |
| Available Routing Pass | es .                                               | -  |                  | Passes in this Routing Strategy |
| Name 🛆                 | Description                                        |    |                  | Fan out Signal                  |
| Adjacent Memory        | Connect adjacent pins with a U route               | 1  |                  | Fan out to Plane                |
| Clean Pad Entries      | Clean Pad Entries                                  | 1  | <pre>c bbA</pre> | Memory                          |
| Completion             | Completion push and shove topological router       | 1  | <u></u>          | Layer Patterns                  |
| Fan out Signal         | Fan out SMT pads to Signal Layers                  |    | < Remove         | Main                            |
| Fan out to Plane       | Fan out SMT pads to Internal Plane                 | 1  |                  | Completion                      |
| Globally Optimised Mai | Main using contention resolution to maintain a g   |    |                  | Straighten                      |
| Hug                    | Hug                                                | 1  |                  |                                 |
| Layer Patterns         | Layer direction biased topological router          | 1  |                  |                                 |
| Main                   | Main push and shove topological router             | 1  |                  |                                 |
| Memory                 | Heuristic router for parallel patterns             | 1  |                  |                                 |
| Multilayer Main        | Main pass suitable for boards with internal signal |    |                  |                                 |
| Recorner               | Mitre corners                                      |    |                  |                                 |
| Spread                 | Evenly space routes in the available space         | ┓  |                  | Move Up Move Down               |

Рис.7.23

Приведем обзор доступных проходов трассировки.

• Main – "главный" тип прохода, использующий топологическую карту печатной платы для поиска пути прокладки трассы и функцию раздвижки и проталкивания (Push and Shove) для превращения предполагаемого пути в реальный печатный проводник;

• Multilayer Main – тот же "главный" тип проходов, только выполняемый при разводке многослойных ПП, с учетом цены (системы штрафов и поощрений), назначенной для многослойной трассировки;

• Globally Optimized Main – трассировка с оптимизацией, игнорирующая столкновения трасс и препятствий на первой итерации и затем итеративно выполняющая перетрассировку с увеличенной ценой ошибки, до тех пор, пока не будут разрешены все конфликты;

• Completion – тот же тип Main, но с измененной ценой конфликта на завершающей стадии прокладки сложных соединений;

• Memory – регулярная трассировка связей между контактами компонентов с одинаковыми координатами по X или по Y, по типу линий адреса/данных в устройствах памяти;

• Adjacent Memory – прокладка U-образных трасс между контактами соседних компонентов;

• Clean Pad Entries – уход трассы от контакта вдоль длинной стороны контактной площадки;

• Fan out Signal – разводка веером на сигнальном слое под управлением функций Fanout Control в дереве правил проектирования (см. разд. 6.3);

• Fan out to Plane – разводка веером с подключением связей к внутренним слоям металлизации типа Plane;

• Hug – трассировка со сжатием трасс до минимально допустимого значения зазоров, указанного в правилах проектирования;

• Layer Patterns – трассировка связей, для которых указаны направления разводки на слоях;

• Recorner – сглаживание прямоугольных изломов печатных проводников – выполняется по умолчанию, в том числе и при активной опции ортогональной трассировки;

• Spread – трассировка с расширением зазоров и равномерным распределением проводников по площади платы;

• Straighten – трассировка со спрямлением проводников и минимизацией длины трассы. Назначение и редактирование новой стратегии активизируется щелчком на кнопке Add (добавить). Вся процедура подготовки новой стратегии полностью идентична рассмотренной для дублированной стратегии.

### 7.8.2. Правила и отчеты автотрассировщика

В окне настроек автотрассировщика Situs Routing Strategies (рис.7.24) размещено поле отчета о настройке правил Routing Setup Report, касающихся трассировки печати – ширина проводников, зазоры между элементами печатного рисунка, топология проводников, стиль разводки веером и др.

Щелчком мыши на имени правила или прокруткой списка вызываются подробные сведения о настройке правил (рис. 7.23).

В случае необходимости правила могут быть отредактированы. Редактирование конкретного правила (на рис.7.23 – ширина печатных проводников) активизируется указанием на имя правила со щелчком левой клавиши мыши. Открывается диалоговое окно, аналогичное правому полю окон, рис.6.4 или рис. 7.19. По контексту в окне представлены функции настройки указанного правила, включая генератор запросов на установку приоритетов.

| Routing Setup Report                                                                                                                 |                |
|--------------------------------------------------------------------------------------------------------------------------------------|----------------|
| Routing Widths                                                                                                                       | Affected       |
| <u>Rule - Width 1</u> Width Constraint (Min=0.254mm)<br>(Max=0.254mm) (Preferred=0.254mm) (All)                                      | 25             |
| <u>Rule - Width</u> Width Constraint (Min=0.08mm)<br>(Max=0.12mm) (Preferred=0.1mm) ((InNet('A0') OR<br>InNet('A2')))<br>Back to top | 2              |
| Routing Via Styles                                                                                                                   | Affected       |
| Edit Layer Directions Edit Rules                                                                                                     | Save Report As |

Рис. 7.24

Редактирование правил может также быть активизировано щелчком на кнопке Edit Rules.

## 7.8.3. Автотрассировка

Заложенные в Altium Designer 6 функции автотрассировки активизируются из главного меню программы командой Auto Route и ее подкомандами.

Рассмотрим основные функции автотрассировки (рис. 7.25).

• All – трассировка всей платы: выполняется после настройки стратегии по щелчку на кнопке Route All в диалоговом окне рис. 7.22.

• Connection – трассировка связи, соединяющей контакты двух компонентов (остальные участки цепи не трассируются). При указании курсором на контакт, от которого связь уходит в одну сторону, трассировка выполняется автоматически по щелчку левой клавиши мыши. При указании курсором контакта, от которого связь расходится в разные стороны, открывается диалоговое окно, в котором приводится перечень сегментов выбранной связи и графическая иллюстрация их расположения на плате (рис. 7.26, а).

• Net – трассировка выбранной цепи. Выполняется по двойному щелчку левой клавишей мыши после указания курсором на начальный или конечный контакт, принадлежащих данной цепи. В случае указания на контакт, от которого линии связи расходятся в разные стороны, активизируется диалоговое окно, рис. 7.26, б, в котором надлежит выбрать один из сегментов электрической связи, образующей цепь. Цепь разводится целиком.

| Auto | o Route           |                                          |                             |
|------|-------------------|------------------------------------------|-----------------------------|
|      | <u>A</u> ll       |                                          |                             |
|      | Net               |                                          |                             |
|      | N <u>e</u> t Clas | s                                        |                             |
|      | ⊆onnecti          | ion                                      |                             |
|      | A <u>r</u> ea     |                                          |                             |
|      | Roo <u>m</u>      |                                          |                             |
|      | Compone           | ent                                      |                             |
|      | Compone           | ent Class                                |                             |
|      | Connecti          | ions On Selected Components              |                             |
|      | Connecti          | ions <u>B</u> etween Selected Components |                             |
|      | A <u>d</u> d Subi | net Jumpers                              |                             |
|      | Remo <u>v</u> e   | Subnet Jumpers                           |                             |
|      | <u>F</u> anout    | •                                        | <u>A</u> ll                 |
|      | <u>S</u> etup     |                                          | Po <u>w</u> er Plane Nets   |
|      | Stop              |                                          | Signal Nets                 |
|      | Reset             |                                          | Net                         |
|      | <u>P</u> ause     |                                          | <u>C</u> onnection          |
|      |                   |                                          | C <u>o</u> mponent          |
|      |                   |                                          | <u>S</u> elected Components |
|      |                   |                                          | Pad                         |
|      |                   |                                          | Roo <u>m</u>                |

Рис. 7.25

• Net Class – трассировка выбранного класса цепей. Активизируется диалоговое окно, Choose Net Classes to Route – выбрать классы цепей, подле-
жащие трассировке (рис.7.27, а). Указать курсором один из классов или несколько классов, удерживая клавишу Shift, и кнопкой ОК дать старт трассировки.





• Area – трассировка связей, полностью укладывающихся в пределах прямоугольной области, обозначаемой курсором (связи, выходящие за пределы области, не разводятся).

| Choose Net Classes to Route ? 🗙                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                | Choose Component Classes to Route ? 🗙                                                                                                               |
|--------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|-----------------------------------------------------------------------------------------------------------------------------------------------------|
| □· I asses         □· I asses | Component Classes     Analog     Analog     Onnect     Onect     One end is on a selected object     Oth ends are on selected objects     OK Cancel |
| a                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                              | б                                                                                                                                                   |



• Room – трассировка связей, укладывающихся в область Room (связи, выходящие за пределы "комнаты" не разводятся).

• Component – трассировка связей одного выбранного компонента.

• Component Class – трассировка связей компонентов выбранного класса. Выполняется аналогично трассировке класса цепей – при указании курсором на один или несколько классов компонентов в окне, рис.7.27, б.

• Connections on Selected Components – трассировка связей выбранных компонентов, как между собой, так и с остальными. Компоненты должны быть предварительно селектированы курсором, при нажатой клавише Shift.

• Connections Between Selected Components – трассировка связей только между выбранными компонентами. Аналогично предыдущему случаю, также сначала должны быть селектированы компоненты.

• Fanout – трассировка веером от тесно расположенных контактов поверхностно-монтируемых (SMD) компонентов. Команда имеет несколько подкоманд:

• All – разводка веером всех связей;

• Power Plane Nets – разводка веером цепей, уходящих в слои питания/Земли, класса Plane;

• Signal Nets – разводка веером сигнальных цепей;

• Net – разводка выбранной цепи;

• Connection – разводка выбранной связи

• Component – разводка от контактов выбранного компонента;

• Selected Components – разводка от контактов выбранной группы компонентов;

• Pad – разводка от выбранной контактной площадки;

• Room – разводка от SMD-компонентов в пределах области Room.

Правила веерной трассировки назначаются в ветви Design Rules/Routing/Fanout Control дерева правил проектирования. По умолчанию назначено 4 правила (рис. 7.28) для SMD-компонентов разных типов:

– безвыводных ЧИПов (LCC – Leadless Chip Component),

– компонентов в корпусах с матрицей шариковых выводов (BGA – Ball Grid Array),

– компонентов в малогабаритных корпусах с планарными выводами (SOIC – Small Outline Integrated Circuit),

- компонентов в малогабаритных корпусах с числом выводов менее 5 (Small).

Область приложения правил назначается с помощью процедуры формирования запросов (Query) и отображается в колонке Scope таблицы, приведенной на рис. 7.28. Приоритеты правил устанавливаются в зависимости от наличия компонентов соответствующего типа в проекте.

Пятое правило называется Fanout Default и может быть распространено на все SMD-компоненты проекта. В этом случае данному правилу назнача-

ется низший приоритет, а для области распространения формируется запрос IsSMTComponent.

| Name          | Δ    | Priority | Enabled  | Туре       | Category | Scope              | Attributes   |                                                       |
|---------------|------|----------|----------|------------|----------|--------------------|--------------|-------------------------------------------------------|
| 💑 Fanout_BGA  |      | 1        | >        | Fanout Con | Routing  | IsBGA              | Style - Auto | Direction - Alternating In and Out Via Grid = 0.025mm |
| 🖧 Fanout_Defa | ault | 5        | ₹        | Fanout Con | Routing  | All                | Style - Auto | Direction - Alternating In and Out Via Grid = 0.025mm |
| 🖧 Fanout_LCC  |      | 2        | ►        | Fanout Con | Routing  | IsLCC              | Style - Auto | Direction - Alternating In and Out Via Grid = 0.025mm |
| 🖧 Fanout_Sma  | 11   | 4        | >        | Fanout Con | Routing  | (CompPinCount < 5) | Style - Auto | Direction - Out Then In Via Grid = 0.025mm            |
| Solit_Solit   | 2    | 3        | <b>~</b> | Fanout Con | Routing  | IsSOIC             | Style - Auto | Direction - Alternating In and Out Via Grid = 0.025mm |

| Рис. 7 | .28 |
|--------|-----|
|--------|-----|

Программа анализирует структуру посадочного места компонента – типы и расположение контактных площадок и присваивает компоненту внутренний, невидимый для пользователя и недоступный редактированию атрибут вида IsBGA = true, IsSOIC = true и т.п. В соответствии с логическим значением этого атрибута строится конфигурация веерных отводов от контактов таких компонентов.

Веерная трассировка обычно должна выполняться в первую очередь, с тем, чтобы можно было оценить и исправить ее результаты прежде, чем выполнять прочие проходы автотрассировки. Возможно также командой Auto Route>>Fanout>>Component выполнить веерные отводы, заканчивающиеся межслойным переходным отверстием, от компонентов, не соединенных электрическими связями. Если скопировать такую конфигурацию в библиотеку посадочных мест, получаются предварительно разведенные веером SMD-компоненты, которые могут использоваться в проекте печатной платы.

Все предварительно разведенные вручную цепи – дифференциальные пары, веерная разводка планарных (SMD) гкомпонентов, другие критические цепи могут быть защищены от автотрассировки. Для этого следует активизировать в диалоговом окне рис. 7.22 опцию Lock All Pre-routes.

После выполнения всех необходимых настроек кнопкой Route All в окне рис. 7.22 автотрассировке дается старт. Трассировка сложной платы с несколькими сотнями компонентов и плотной компоновкой может длиться до нескольких часов. По ходу выполнения трассировки в плавающую панель Messages выводятся сообщения о завершении проходов трассировки и затраченном на это времени. Трассировка может быть приостановлена командой Auto Route>>Stop и возобновлена повторением команды Auto route>>All.

Стопроцентная разводка печати не гарантирована. В случае недоразводки некоторых цепей приходится предпринимать попытку изменить размещение компонентов, изменить настройку правил и выполнять повторную автотрассировку или ручную трассировку неразведенных цепей или их сег-146 ментов. Человеку часто удается то, что недоступно программам автотрассировки.

## 7.8.4. Отчет автотрассировщика

Командой главного меню Reports>>Board Information активизируется диалоговое окно PCB Information (рис. 7.29, а) с тремя панелями, в которых приведена сводка общих характеристик платы, списком компонентов и цепей проекта. Кнопкой Report активизируется окно следующего уровня с полным списком объектов платы, о которых может быть получен отчет (рис. 7.29, б).



Рис. 7.29

Кнопкой Report в окне рис. 9, б дается старт формированию отчета о параметрах выбранных объектов. Отчет, в формате Internet Explorer, озаглавленный Altium Designer Board Information Report представляется в главном окне программы (рис. 7.30).



Рис. 7.30

Через систему гиперссылок могут быть вызваны для просмотра подробности, касающиеся отдельных структурных компонентов проекта – геометрические размеры платы, параметры слоев, проводников, процент разведенных и неразведенных цепей и др.

## 7.9. Верификация РСВ-проекта

Командой главного меню Tools>>Design rule Check активизируется проверка выполнения правил проектирования, установленных для текущего открытого проекта. Открывается диалоговое окно Design Rule Checker (рис. 7.31), в полях которого выполняется настройка опций текущей (Online) и пакетной (Batch) проверки.

В правом поле окна DRC Report Options устанавливаются области для проверки и формирования отчетов:

- Create Report File создать файл отчета;
- Create Violations формировать отчет о нарушениях;
- Sub-Net Details детальная информация о сегментах цепей;

| Design Rule Checker                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                           | ? ×                                                                                                                                                                                                                                                                                                                                                                                                                                           |
|-----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|-----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| Image: Provide the second | DRC Report Options         ✓ Create Report File         ✓ Create Violations         ✓ Sub-Net Details         ✓ Internal Plane Warnings         ✓ Verify Shorting Copper         ✓ Report Drilled SMT Pads         ✓ Report Multilayer Pads with 0 size Hole         Stop when       500         violations found                                                                                                                             |
| <u>R</u> un Design Rule Check                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                 | NOTE: To generate Report File you must save your PCB document first.<br>To speed the process of rule checking enable only the rules that are required for the task<br>being performed. Note: Options are only enabled when corresponding rules have been<br>defined.<br>On-line DRC tests for design rule violations as you work. Include a Design Rule in the<br>Design-Rules dialog to be able to test for a particular rule type.<br>Close |

рис. 7.31

• Internal Plane Warnings – предупреждения, связанные с внутренними слоями класса Plane;

• Verify Shorting Copper – проверка на короткие замыкания участков металлизации;

• Report Drilled SMT Pads – отчет о просверленных планарных КП;

• Report Multilayer Pads with 0 size Hole – отчет о многослойных КП с нулевым диаметром монтажного отверстия.

В левом поле окна, рис. 7.31, приводится список категорий правил, выполнение которых подлежит проверке:

- Electrical электрические (зазоры, коротктие замыкания и др.);
- Routing трассировочные (ширина проводников, стиль ПО и др.);
- SMT правила работы с планарными компонентами;
- Testpoint контрольные точки;

• Manufacturing – правила, влияющие на возможность изготовления платы (изломы печатных проводников под острым углом, ширина кольца металлизации КП и др.);

• High Speed – правила проектирования высокоскоростных устройств;

• Placement – правила размещения компонентов;

• Signal Integrity – правила контроля целостности сигналов (волновое сопротивление, время распространения сигналов, фронты, выбросы и др.).

При указании курсором одной из категорий правое поле окна, рис. 7.32, видоизменяется: в нем разворачивается список правил выбранной категории.

| Design Rule Checker           |                             |                  |        |                     | ?   × |
|-------------------------------|-----------------------------|------------------|--------|---------------------|-------|
| lee Report Options            | Rule 🗸                      | Category         | Online | Batch               | -     |
| 🕞 Rules To Check              | 🔊 Clearance                 | Electrical       |        | <ul><li>✓</li></ul> | Π     |
| Telectrical                   | 🚍 Parallel Segment          | High Speed       |        | <ul><li>✓</li></ul> | 11    |
| 🖧 Routing                     | 🖧 Width                     | Routing          |        | <ul><li>✓</li></ul> | 11    |
| C SMT                         | 🚍 Length                    | High Speed       |        | <ul><li>✓</li></ul> | 11    |
| Z Testpoint                   | Matched Net Lengths         | High Speed       |        | <ul><li>✓</li></ul> | 11    |
| ™ Manufacturing               | 📰 Daisy Chain Stub Length   | High Speed       |        | <ul><li>✓</li></ul> | 11    |
| ices High Speed               | 🖧 Routing Via Style         | Routing          |        |                     | 11    |
| Fiacement                     | Short-Circuit               | Electrical       |        | <ul><li>✓</li></ul> | 11    |
| Illine Signar megniy          | 🔊 Un-Routed Net             | Electrical       |        | <ul><li>✓</li></ul> | 11    |
|                               | 🚍 Vias Under SMD            | High Speed       |        |                     |       |
|                               | 😂 Maximum Via Count         | High Speed       |        | <ul><li>✓</li></ul> |       |
|                               | Minimum Annular Ring        | Manufacturing    |        | <ul><li>✓</li></ul> |       |
|                               | 🖗 Acute Angle               | Manufacturing    |        | <ul><li>✓</li></ul> |       |
|                               | Room Definition             | Placement        |        | <ul><li>✓</li></ul> |       |
|                               | ⊂⇒ SMD To Corner            | SMT              |        | ~                   | 1     |
|                               | Component Clearance         | Placement        |        |                     |       |
|                               | Component Orientations      | Placement        |        |                     |       |
|                               | Mu⊶ Signal Stimulus         | Signal Integrity |        |                     |       |
|                               | M∿-Overshoot - Falling Edge | Signal Integrity |        |                     | 1     |
|                               | 🕼 Overshoot - Rising Edge   | Signal Integrity |        |                     | Ŧ     |
|                               | J <del>K</del>              | •                |        |                     |       |
| <u>R</u> un Design Rule Check |                             |                  |        | Close               |       |

Рис. 7.32

При указании строки Rules to Check разворачивается полный список правил по всем категориям.

В колонках Online и Batch "птичками" активизируются правила, текущая и пакетная проверка которых должна выполняться в активном проекте.

Кнопкой Run Design Rule Check дается старт пакетной проверки. В процессе проверки в плавающую панель Messages выводятся сообщения о ходе выполнения и результате проверки по всем пунктам назначенных правил. По окончании проверок в главном окне программы выводится итоговый отчет, озаглавленный Design Rule Verification Report – отчет о верификации правил проектирования.

Все обнаруженные нарушения отмечаются на плате цветовой подсветкой зеленого цвета. Полученный отчет и графическая иллюстрация позволяют принять решение о мерах по редактированию проекта – изменению размещения компонентов, ручного редактирования трассировки, выполнения повторной автотрассировки, редактированию правил, приоритетов и т.п., что в конечном итоге даст результат, отвечающий техническому заданию.

#### 8. Экспорт результатов проекта

Разработанный интегральный графический образ функционального узла на печатной плате нуждается в дополнительной обработке, с тем, чтобы сформировать комплект конструкторских документов на электронном или бумажном носителе, иллюстраций для научно-технических отчетов и статей, а также файлы управляющей информации для автоматизированного производственного оборудования – данные для механической обработки контура платы, сверловки отверстий, формирования послойных фотошаблонов, роботизированной установки компонентов.

Altium Designer 6 располагает обширным набором функций преобразования формата данных графического редактора печатной платы. Команды управления всеми этими функциями сгруппированы в главном меню File.

## 8.1. Экспорт в AutoCAD

1. По команде главного меню File>>Save As активизировать стандартный диалог сохранения данных с измененным именем и форматом (типом) файла. Из возможных 12 форматов нас в данный момент интересует формат DWG/DXF, дающий возможность открывать сохраненный файл и обрабатывать данные в среде конструкторской САПР AutoCAD. Средства управления видами AutoCAD позволяют легко получить из интегрального образа печатной платы два рабочих конструкторских документа – чертеж печатной платы по ГОСТ 2.417-91 и сборочный чертеж функционального узла по ГОСТ 2.109-73. Щелчком на ОК закрыть фазу назначения имени и типа экспортного файла. Открывается окно настройки параметров экспортируемого файла Export to AutoCAD (рис. 8.1).

#### Ошибка! Ошибка связи.

#### рис.8.1

2. В поле Options окна Export to AutoCAD указать:

• AutoCAD Version – версию AutoCAD: возможен экспорт в формат ранних версий, из которых самая старшая R14 (1999 г.), что не мешает принимать данные экспорта в современные версии, вплоть до 2008-й;

• Format – формат данных: возможен выбор двоичного формата DWG или текстового обменного формата DXF.

• Units – выбор дюймовой (Imperial) или метрической (Metric) системы единиц измерения.

3. В поле Holes:

• Активизировать опцию Export Pads and Via Holes – экспорт графических изображений монтажных отверстий КП и межслойных переходных отверстий (ПО);

• Выбрать способ формирования отверстий – на специально отведенных слоях (On dedicated hole layers) или на тех же слоях, что и металлизация КП и ПО (On pad and via layers). В дальнейшем увидим, что в первом случае для отверстий образуются отдельные слои Padhole и Viahole, и отверстия показываются на чертеже черными кружками, а во втором случае отверстия имеют естественный вид.

3. В поле Components указать способ представления компонентов в виде блоков AutoCAD (Export as blocks) или в виде графических примитивов (Export as primitives).

4. В поле Tracks and Arcs указать способ построения сегментов печатных проводников – с закругленными концами сегментов (Export with rounded ends) или с прямоугольными (Export with square ends).

5. В поле Primitives To Export With Zero Line Widths указать, какие примитивы должны изображаться линиями нулевой ширины – не изображать никаких (None), все (All) или выбранные (Selected). 6. Щелчком ОК завершить настройку. Программа генерирует экспортный файл, с которым в дальнейшем предстоит работать в среде AutoCAD. Этому будет посвящен материал раздела \_\_\_\_ нашего пособия.

# 8.2. Экспорт в PDF-формате Adobe Acrobat

Может быть полезен для составления иллюстраций к статьям, учебным пособиям, техническим отчетам и т.п. При экспорте кроме графической информации передаются элементы структуры исходного документа.

1. Активизировать команду меню File>>Smart PDF. Открывается процедура "Macrepa экспорта" (Export Wizard) Altium Designer Smart PDF.

2. На шаге Choose Export Target указать, какие объекты подлежат экспорту – текущий проект с всеми входящими в него документами, свободные документы или текущий открытый документ, а также принять предлагаемый программой или назначить другой путь для сохранения результата.

3. На шаге PCB Printout Settings (рис. 8.2) выполняется настройка видимости в результирующем PDF-документе слоев и объектов на выбранных слоях. Слой указывается курсором, после чего двойным щелчком левой клавиши мыши вызывается диалог настройки видимости объектов на слое.

Характер изображения – Full (полное изображение), Draft (набросок – изображение контуров тонкой линией) или Off (выключено) выбирается для выбранных типов объекта в полях, отведенных для каждого типа, либо кнопками Full, Draft или Off – для всех объектов в пределах каждой из трех категорий – свободных примитивов (Free Primitives), (Compponent Primitives) (Other).

## Ошибка! Ошибка связи. Рис. 8.2

Щелчком на кнопке Preferences активизируется диалог настройки цветовой палитры или тона "серой шкалы" для случая монохромного представления результатов экспорта.

4. На заключительных шагах выполняется еще ряд настроек, которые на начальной стадии освоения пакета могут быть оставлены без изменения. Процедура завершается щелчком на кнопке Finish, после чего открывается программа Acrobat Reader, в окне которой изображается экспортированный образ печатной платы.

В Acrobat Reader доступны средства навигации Bookmarks и Thumbnails, позволяющие просмотреть подробности в полученном графиче-

ском образе. В поле Bookmarks располагается дерево структуры графического образа, в котором могут быть развернуты ветви Components и Nets. Компоненты обозначаются позиционными обозначениями, а цепи – именами, назначенными в проекте Altium Designer. Ветвь Nets, в свою очередь, разворачивается в список узлов, принадлежащих выбранной цепи.

При указании курсором обозначения компонента или узла цепи выбранный объект показывается в главном окне Acrobat Reader в увеличенном масштабе.

## 8.3. Послойные распечатки проекта

Подкоманды главного меню File>>Fabrication Outputs>>... предназначаются для формирования распечаток послойных видов проекта печатной платы (рис 8.3):

• Composite Drill Guide – в окне предварительного просмотра Preview Composite Drill Drawing of [<имя проекта>] изображается карта сверловки на всех парных слоях, сведенная в одну картинку, на которой показаны отверстия и обозначены крестиками их центры;

• Drill Drawings – в окне предварительного просмотра Preview Drill Drawing/Guides of [<имя проекта>] отображаются карты сверловки на отдельных слоях: на верхнем слое пары показаны отверстия, а на нижнем слое – обозначения их центров;

• Mask Set – набор масок: в окне предварительного просмотра Preview Solder/Paste Mask Prints of [<имя проекта>] отображаются защитная (Solder) маска и маска-трафарет для нанесения припойной пасты (Paste) на верхнем и нижнем наружных сигнальных слоях печатной платы;

#### Ошибка! Ошибка связи.

Рис. 8.3

• Power-Plane Set – карта межслойных ПО, пронизывающих внутренние слои металлизации типа Plane\$

• Final – полная подборка послойных видов проекта Preview Final Artwork Prints of [<имя проекта>] (рис. 8.4).

#### Ошибка! Ошибка связи.РИС. 8.4

При активизации какой-либо из перечисленных команд формируется набор предварительных видов распечатки соотвтствующей группы слоев.

Панель навигации в левой половине окна позволяет выбрать для просмотра нужный слой. Кнопкой Print запускается печать всех подготовленных образов. При этом действуют настройки печати, назначенные по умолчанию. При необходимости настройки печати могут быть изменены.

1. Щелчком правой клавиши на имени проекта в плавающей панели Projects вызвать контекстное меню и активизировать в нем команду Project Options. Открывается диалоговое окно Options for PCB Project <имя >.PrjPcb (рис. 8.5).

2. В группе опций настройки Fabrication Outputs указать необходимый набор распечаток, например, Final Artwork Prints; установить флажок на пересечении строки с колонкой таблицы Default Print.

3. Кнопкой Configure активизировать диалог настройки конфигурации распечаток (рис. 8.6). Тот же результат достигается, если в окне предварительного просмотра, рис.8.4, щелчком правой клавиши мыши активизировать контекстное меню и указать в нем команду Configuration.

#### Ошибка! Ошибка связи.

#### Рис.8.5

4. В диалоговом окне, рис. 8.6 располагается список всех листов распечатки, активизированных исполняемой командой группы Fabrication Outputs.

#### Ошибка! Ошибка связи.

#### Рис. 8.6

Для каждого листа указывается состав слоев проекта, включенных в распечатку. Например, в распечатку верхнего слоя печатной платы Top Layer кроме собственно проводников верхнего сигнального слоя с тем же именем по умолчанию включаются контактные площадки компонентов, располагающиеся на слое Multi-Layer и контур печатной платы на слое Mechanical 3.

Указать лист распечатки и установить флажки против объектов, включаемых в распечатку, в частности, отверстий (Holes).

5. Двойным щелчком левой клавиши мыши активизируется окно, аналогичное окну, изображенному на переднем плане рис. 8.2. Кнопками Full, Draft, Hide может быть включена или отключена видимость указанного слоя в данном листе распечатки.

6. Щелчком правой клавиши в любом поле окна, рис. 8.6, активизируется контекстное меню, в котором дублируются команды групп File>>Assembly Outputs и File>>Fabrication Outputs. При выборе этих команд текущая настройка распечаток теряется, и все управление конфигурацией распечаток начинается сначала.

Кроме этих команд контекстное меню содержит команды:

- Insert Printout добавить распечатку;
- Insert Layer добавить слой в выбранную распечатку;

• Delete – удалить выбранную распечатку или выбранный слой в выбранной распечатке.

## 8.4. Формирование распечатки видов сборки узла

Команда главного меню File>>Assembly Outputs (рис. 8.3) имеет две подкоманды – Assembly Drawings и Generates Pick and Place Files.

1. По команде Assembly Drawings в окне предварительного просмотра Preview Assembly Drawings of [<имя\_проекта>] формируются и отображаются виды сборки функционального узла сверху и снизу. Конфигурация распечатки полученных видов настраивается так же, как это описывается в предыдущем разделе

2. По команде Generates Pick and Place Files программа формирует файлы координат точек захвата компонентов для роботизированной сборки функционального узла.

## 8.5. Экспорт данных для сверловки

1. Активизировать команду главного меню File>>Fabrication Outputs>>NC Drill Files (см. Рис. 8.3). Открывается диалог настройки формата экспортируемых данных (рис. 8.7).

# Ошибка! Ошибка связи.

Рис. 8.7

2. В поле Units диалогового окна, рис. 8.7, установить метрическую систему единиц измерения – Millimeters.

3. В поле Format установить точность передачи координатной информации – число десятичных знаков до и после запятой. Этот формат должен оговариваться с изготовителем печатных плат, поскольку он определяется точностью оборудования, которым располагает изготовитель.

4. Из остальных настроек может быть активизирована опция раздельной генерации файлов для сверления металлизированных и неметаллизиро-

ванных отверстий – Generate separate NC Drill files for plated & non-plated holes.

Отметим, что выходные данные для неметаллизированных отверстий генерируется только в том случае, если в проекте печатной платы эти отверстия имеют статус контактных площадок. Отверстий, которые просто начерчены на плате, программа "не видит".

5. Щелчком левой клавиши на ОК запускается генерация выходных файлов. Программа генерирует несколько файлов:

• Текстовый файл 
 Имя\_проекта>.LDP, содержащий информацию о парах слоев сверловки, установленных в текущем проекте:

Layer Pairs Export File for PCB:

```
F:\student\KURS2006\Project_PCB.PRJPCB\Project.PCBDOC
LayersSetName=Top_Bot_Plated_Thru_Holes|DrillFile=Project-
plated.txt|LayerPairs=gtl,gbl
```

• Текстовый файл отчета <Имя\_проекта>.DRR, содержащий информацию о диаметрах и количестве отверстий, условные обозначения инструментов (сверл), путь, пройденный рабочим органом станка:

\_\_\_\_\_ NCDrill File Report For: R MANNY Situs 2002 ASC.PCBDOC 06.01.2008 17:18:12 \_\_\_\_\_ Layer Pair : Top Layer to Bottom Layer ASCII Plated RoundHoles File : R MANNY Situs 2002 ASC-Plated.TXT EIA File : R MANNY Situs 2002 ASC.DRL Tool Hole Size Hole Type Hole Count Plated Tool Travel \_\_\_\_\_ 0.46mm (18.11mil) Round 47 Т1 685.09 mm (26.97 Inch) 0.8mm (31.496mil) Round 279 1360.19 mm (53.55 т2 Inch) \_\_\_\_\_ 326 2045.28 mm (80.52 Totals Inch)

Total Processing Time (hh:mm:ss) : 00:00:04

• Текстовый файл командной информации <Имя\_проекта>.ТХТ в формате сверлильного станка с ЧПУ Excellon, являющемся фактически мировым стандартом в производстве печатных плат. Приведем фрагмент этого файла (в две колонки данные помещены для экономии места на листе):

| M48                  |            |
|----------------------|------------|
| ;Layer_Color=9474304 | Y00725     |
| ;FILE_FORMAT=4:2     | Y0075      |
| METRIC, LZ           | X01775     |
| ;TYPE=PLATED         | Y00725     |
| T1F00S00C0.46        | Y007       |
| T2F00S00C0.80        | Y00675     |
| 0                    |            |
| T01                  |            |
| X008621Y003907       | X01425     |
| X009729Y00394        | X0135Y0085 |
| X010358Y00362        | Y00825     |
| X011199Y003249       | Y008       |
| X011842Y00362        | Y0085      |
| X015238Y003107       | X016Y009   |
| X01617Y005687        | Y00975     |
| Y00375               | M30        |
| X017Y006             |            |
|                      |            |

• Двоичный файл координатной информации 
Имя\_проекта>.DRL.
Данные из этого файла автоматически импортируются в среду CAMприложения Altium CAMtastic, в которой выполняется визуализация карты
сверловки, контроль и доработка данных перед окончательной передачей их
производителю печатных плат.

САМtastic – специализированная САМ-программа фирмы Innovative CAD Software (САМ – Computer Aided Manufacturing – компьютерная подготовка производства). Программа интегрирована в Altium Designer 6 как динамически-загружаемое (DLL) приложение. Открывается диалоговое окно настройки формата импортируемых данных Import Drill Data (рис. 8.8, а), в котором следует щелчком на кнопке Units активизировать диалог NC Drill Import Settings (рис. 8.8, б) и подтвердить настройки, выполненные ранее, при экспорте сверловочной информации из Altium Designer (рис.8.7).

• 6. Для передачи данных CAMtastic на производственное оборудование командой главного меню программы File>>Export>>Drill активизировать процедуру экспорта. В открывающемся диалоговом окне (рис. 8.9, а) предоставляется возможность настройки формата выходных данных.

• В поле Header приведен заголовок текстового файла управляющей информации для сверлильного станка ЧПУ.

• Кнопкой Units может быть повторно активизирована процедура настройки формата выходных данных – привести координатную информацию в соответствие с точностью позиционирования рабочего органа станка, имеющегося в распоряжении изготовителя.

#### Ошибка! Ошибка связи.

а

б

# Рис. 8.8

Дублирование операций настройки формата данных может быть объяснено тем, что программа CAMtastic может использоваться автономно для проектирования деталей механизмов, в том числе и выполнения "механической" составляющей проекта функциональных узлов на печатных платах. В этом случае координатная информация порождается самой программой CAMtastic, и при ее экспорте необходима настройка формата данных.

#### Ошибка! Ошибка связи.

a

б

#### Рис. 8.9

• Кнопкой Tool Table может быть вызвана и отредактирована таблица инструментов (рис. 8.9, б). При импорте в САМtastic из проекта печатной платы передаются значения диаметров отверстий КП и ПО. Нужно, однако, помнить, что в конструкторской документации указывается значение диаметра готового металлизированного отверстия, поскольку именно это значение должно быть достаточным для монтажа штыревых выводов компонентов и только оно может быть проконтролировано на готовой печатной плате. Поэтому значение диаметра отверстия, подлежащего металлизации, а значит и диаметр сверла должен превышать значение, импортированное из проекта печатной платы, на двойную толщину слоя металлизации. Величина эта устанавливается технологом и составляет обычно около 0,1 мм.

Кроме диаметра инструмента в таблице может быть назначена скорость вращения сверла (Speed), подача (Feed), глубина сверловки (Z-axis).

#### 8.6. Экспорт в формате фотоплоттера GERBER

Система команд и формат представления координатной информации, разработанные в свое время для фотоплоттеров фирмы Gerber в настоящее время стали фактически мировым стандартом в производстве фотошаблонов для изготовления проводящего рисунка печатных плат. На практике используются две разновидности фотоплоттеров – с набором диафрагм, формирующих световое пятно (апертуру), производящее рисунок на фотопленке, и с программно синтезируемыми апертурами, форма и размеры которых импортируются из проекта печатной платы. Форматы данных для фотоплоттеров этих двух разновидностей называются, соответственно, RS274D и RS274X [9].

Управляющая информация для фотоплоттера состоит из команд выбора апертуры для выполнения очередного фрагмента печатного рисунка, команд перемещения рабочего органа фотоплоттера, включения и выключения засветки протяженных участков печатного проводника, включения вспышки света в местах расположения контактных площадок.

Основное различие массивов управляющей информации для фотоплоттеров с фиксированными и с синтезируемыми апертурами состоит в необходимости в первом случае кроме непосредственно файлов с координатной информацией формировать файл с таблицей апертур. При передаче файлов управляющей производителю данные из этой таблицы используются для выбора соответствующих диафрагм на имеющемся в его распоряжении фотопостроителе. Таблица апертур может генерироваться из проекта печатной платы, либо подбирается из имеющихся библиотек.

В случае использования фотопостроителя с синтезируемыми апертурами при экспорте проекта печатной платы генерируются и включаются в файл выходных данных макрокоманды управления синтезом апертур. Формат RS274X представляет собой развитие формата RS274D и содержит команды заливки полигонов металлизации и работает с негативными изображениями слоев сплошной металлизации Plane-слоев печатной платы.

Полное описание форматов RS274D и RS274X приведено в руководстве [9]. Приводить его подробное описание не входит в задачи настоящего учебного пособия. Ограничимся здесь рассмотрением процедуры формирования управляющей информации в Gerber-формате.

1. Активизировать команду главного меню File>>Fabrication Outputs>>Gerber Files (см. рис. 8.3). Открывается диалоговое окно настройки экспорта Gerber Setup (рис. 8.10) с пятью панелями-закладками.

#### Ошибка! Ошибка связи. Рис. 8.10

2. На закладке General установить метрическую систему единиц измерения (Millimeters) и выбрать формат представления чисел в выходной управляющей информации. Число десятичных разрядов до разделителя (за-

пятой или десятичной точки) определяет максимально возможные линейные размеры обрабатываемого объекта, а число знаков после разделителя – необходимую точность позиционирования рабочего органа оборудования (в данном случае фотоплоттера).

3. На закладке Layers (слои), указывая курсором, составить список слоев, для которыех необходимо выполнить послойные фотошаблоны (рис. 8.11). В колонке Mirror могут быть указаны слои, для которых нужны зеркально отображенные фотошаблоны. На практике, однако, можно услышать рекомендации: разработчику печатной платы не формировать зеркально отображенные фотошаблоны, а предоставить производителю самому выполнить зеркальное отображение. Это облегчает контроль выполнения проекта в момент передачи его производителю.

Кроме того, в поле Mechanical Layers to Add to All Plots указать механические слои, которые должны быть изображены на всех фотошаблонах, например, контуры печатной платы, реперные знаки для совмещения слоев при сборке платы и т.п.

#### Ошибка! Ошибка связи.

## Рис.8.11

4. На закладке Apertures (рис. 8.12) активизировать (или нет) опцию Embedded Apertures (RS274X). Если опция активизируется, это означает, что выходные данные будут формироваться в формате RS274X, т.е. команды синтеза апертур будут генерироваться и встраиваться в файл выходных данных. В противном случае с помощью кнопок управления, расположенных в правой половине диалогового окна следует сформировать или загрузить извне готовую таблицу апертур. Для формирования таблицы апертур из параметров печатного рисунка проектируемой платы следует воспользоваться кнопкой Create List From PCB.

5. На закладке Drill Drawing назначить (если нужно) формирование слоев с изображением отверстий (Drill Drawings) и обозначениями центров отверстий (Drill Guide).

6. На закладке Advanced активизировать в поле Batch Mode опцию Separate file per layer – генерировать отдельный файл данных для каждого слоя (фотошаблона).

Ошибка! Ошибка связи. Рис. 8.12 7. Щелчком ОК завершить настройки и запустить генерацию выходных данных. Программа генерирует несколько выходных файлов. Полный их список выводится в файл Status Report.txt:

```
Output: Gerber Files
Туре
      : Gerber
From
      : Project [Free Documents]
   Generated File[Project.GTL]
   Generated File[Project.GBL]
   Generated File[Project.GTS]
   Generated File[Project.GBS]
   Generated File[Project.GP1]
   Generated File[Project.GP2]
   Generated File[Project.GM3]
   Generated File[Project.GPT]
   Generated File[Project.GPB]
   Generated File[Project.GG1]
   Generated File[Project.RUL]
   Generated File[Project.EXTREP]
   Generated File[Project.REP]
Files Generated
                : 13
Documents Printed : 0
```

Finished Output Generation At 21:44:01 On 07.01.2008

Видим, что имена всех файлов-фотошаблонов совпадают с именем проекта печатной платы, а в расширениях имен зашифровано имя слоя. Расшифровка содержится в файле \*.EXTREP (аббревиатура от Extension Report – отчет о расширениях):

```
_____
Gerber File Extension Report For: Project.GBR 07.01.2008 21:44:00
_____
_____
Layer Extension
          Layer Description
_____
.GTL
          Top Layer
          Bottom Layer
.GBL
.GTS
          Top Solder
.GBS
          Bottom Solder
.GP1
          InternalPlane1
.GP2
          InternalPlane2
.GM3
          Mechanical 3
.GPT
          Top Pad Master
.GPB
          Bottom Pad Master
```

8. Автоматически открывается программа CAMtastic. Программа выполняет визуализацию сформированных фотошаблонов и дает возможность дополнительной коррекции фотошаблонов, а также данных сверловки и фрезерной обработки контуров платы. Привести подробное описание функций программы CAMtastic в нашем пособии нет возможности. Ограничимся минимумом функций коррекции и экспорта данных.

В главном окне программы представлено графическое изображение всех фотошаблонов "на просвет", как в графическом образе печатной платы.

В плавающей панели CAMtastic (рис. 8.13) выводится список слоевфотошаблонов с указанием цвета и активности каждого слоя, а также ряд функций управления. Установкой или снятием флажков включается или отключается видимость слоев на экране.

В нижней части панели расположены поля с информацией о координатах курсора, выбора системы единиц измерения, назначения или отключения захвата курсором объектов на фотошаблоне.

Из функций редактирования фотошаблонов рассмотрим одну – сглаживание переходов от контактной площадки к печатному проводнику – выполнение так называемых "слезок" (Teardrops).

Ошибка! Ошибка связи.

#### Рис. 8.13

• Активизировать команду главного меню Tools>>Teardrops. Выделить рамкой селекции группу контактных площадок.

• Щелчком правой клавиши мыши вызвать диалоговое окно настройки Add Teardrops (рис. 8.14, а).

#### Ошибка! Ошибка связи.

#### a

б

#### Рис. 8.14

• Выбрать форму слезки Line или Pad и завершить формирование щелчком ОК. Контактные площадки вытягиваются в сторону проводника (рис. 8.14, б) и приобретают вид капли.

9. Для окончательного формирования набора фотошаблонов для производства выполняется операция экспорта. • Активизировать команду главного меню File>>Export>>Gerber. Открывается диалоговое окно настройки параметров экспорта (рис. 8.15).

• В поле Format левой кнопкой выбрать один из трех доступных форматов выходных данных: формат RS-274X, RS-274 или Fire9000 (при щелчках на кнопке меняется название формата).

## Ошибка! Ошибка связи.

#### Рис. 8.15

• Кнопкой Settings может быть активизирован диалог настройки формата координатных чисел, аналогично рис. 8.8, б.

• Щелчком ОК завершить настройку формата выходных данных. Открывается окно Write Gerber(s) – записать гербер-файлы (рис. 8.16). В центральном поле окна располагается список всех гербер-файлов, подготовленных к экспорту. Редактирование записей в этом списке невозможно.

• В колонке флажков слева от списка установить флажки для тех файлов, которые необходимо записать.

• В нижней части окна, рис. 8.16, расположено поле, в котором указывается путь для экспорта. Путь может быть непосредственно указан вводом с клавиатуры, либо выбран в дереве файловой структуры компьютера, разворачивающемся по щелчку клавишей мыши на кнопке, расположенной справа.

#### Ошибка! Ошибка связи.

#### Рис. 8.16

Завершить экспорт щелчком на ОК. Программа записывает экспортные файлы по указанном у адресу. Выходные данные представляют собой текстовые строки с командами управления и координатами элементов печатного проводящего рисунка, защитных масок, шелкографии, пастовых трафаретов и т.д. Приведем в качестве примера фрагмент выходного гербер-файла (в две колонки текст размещен для экономии места):

| %FSTAX33Y33*%<br>%MOMM*%<br>%SFA1B1*%                                                                                                                                                                 | x168179Y090099D03*<br>x114149Y045059D03*                                                                                                                    |
|-------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|-------------------------------------------------------------------------------------------------------------------------------------------------------------|
| <pre>%IPPOS*% %ADD10C,0.599999%% %ADD11C,0.250000%% %ADD12C,0.299999%% %ADD13C,0.030000%% %ADD14C,1.519997%% %ADD15R,1.529997X1.529997%% %ADD16R,1.529997X1.529997%% %ADD17C,1.019998%% G54D10*</pre> | X122149Y068299D03*<br>X152379Y031069D03*<br>X153059Y052709D03*<br>X144199Y046049D03*<br>G54D13*<br>X040537Y096962D03*<br>G54D11*<br>X042499Y098134*<br>M02* |

# 8.7. Экспорт в формате ODB++

При экспорте в формате ODB++ [10] строится стандартная файловая структура, организованная в дерево каталогов и подкаталогов, в которых структурируется и сохраняется вся информация об элементах проекта печатной платы. Такую структуру часто называют базой данных проекта. Она позволяет переносить проект из одних САПР в другие без потери информации. Все файлы структуры ODB++ представляют собой текстовые файлы в стандартной кодировке ASCII.

1. Активизировать команду меню File>>Fabrication Outputs>>ODB++ Files. Открывается диалог гнастройки ODB++ Setup (рис. 8.17).

Ошибка! Ошибка связи.

Рис. 8.17

2. В поле Layers to Plot представлен список всех слоев печатной платы текущего открытого проекта. Установкой флажков в колонке Plot (чертить) составить список слоев, подлежащих экспорту. Вместо этого можно кнопкой Plot Layers активизировать варианты автоматического назначения слоев:

- All On включить в список все слои;
- All Off исключить все слои из списка;
- Used On включить в список только используемые слои.
- 3. В поле Miscellaneous Options активизировать опции:

• Include unconnected mid-layer pads – включить неподсоединенные КП на внутренних слоях;

• Export DRC Rules export file (.RUL) – экспортировать файл правил DRC-контроля (расширение имени .RUL);

• Select the PCB layer / Board Outline that will be used to create the ODB++ 'profile' layer – выберите слой платы или внешнего контура, который будет использован для создания слоя "профиль" в структуре данных ODB++.

4. Щелчком кнопкой ОК завершить настройку и запустить преобразование данных.



Данные в формате ODB++ структурированы в дерево каталогов: Fonts, Matrix, Misc, Steps, Symbols и User (рис. 8.18).

Каталог Fonts содержит единственный файл Standard с текстовым описанием графики символов шрифта надписей в проекте.

Каталог Matrix содержит определение физического порядка слоев, их типов, характера межслойных переходов – сквозные (Thru), слепые (Blind), захороненные (Buried).

Каталог Steps образует дерево подкаталогов, из которых отметим РСВ, с подкаталогом Layers, который, в свою очередь, разворачивается в подкаталоги для каждого слоя экспортируемого проекта. Кроме слоев, определенных в проекте печатной платы в Altium Designer, в ODB-структуре выделяется в отдельные слои данные расположении 0 компонентов на верхней и нижней сторонах платы (слои comp + top и comp + bot) и данные для сверловки (слой Drill).

Рис. 8.18

В подкаталог Netlists\Cadnet экспортируется текстовое описание электрических цепей проекта (нетлист).

В каталог User экспортируетя файл правил DRC-контроля, если его экспорт был задан в диалоге настройки (см. рис. 8.17).

Сгенерированные выходные данные включаются в логическую структуру текущего открытого проекта и отображаются в плавающей панели Projects в ветвь Generated дерева текущего проекта (рис. 8.19).

Ошибка! Ошибка связи.

#### Рис. 8.19

Физический путь в файловой структуре компьютера, по которому размещаются данные экспорта назначается на закладке Options диалога настройки Options for Project (см. рис. 8.5). По умолчанию это путь Projects\Project Outputs for

# 9. Разработка графических конструкторских документов средствами АитоСАD 2002.

AutoCAD является мощным графическим средством, предназначенным для формирования и выпуска машиностроительных чертежей. Для того, чтобы читатель мог выполнить необходимую доработку импортированного образа проекта до состояния полноценных конструкторских документов по ЕСКД, необходимо изучить основные функции AutoCAD. Привести описание его функций в полном объеме из-за ограниченного объема настоящего пособия не представляется возможным. В последнее время издано несколько исчерпывающих руководств и самоучителей, позволяющих изучить функции и приемы работы в среде AutoCAD самых новейших версий (AutoCAD 2000-2008) [11], [12], поэтому в настоящем пособии ограничимся рассмотрением только того минимума функций, который позвляет решить нашу узкую задачу: довести импотрированные из Altium Designer 6 DXF-данные до полноценного конструкторского документа по ЕСКД. В нашем изложении ограничимся рассмотрением функций AutoCAD 2002, поскольку объем функций, который необходим для решения задачи формирования конструкторских документов на функциональный узел на печатной плате, в более поздних версиях AutoCAD остался без изменений.

## 9.1. Общая характеристика графических средств AutoCAD 2002.

Окно графического редактора AutoCAD 2002 имеет традиционную для приложений MS Windows форму (рис. 9.1).

В верхней части главного окна программы располагаются:

• заголовок программы с именем текущего файла проекта;

• главное "выпадающее" (Dropdown) меню программы с командами операционной оболочки (File, Edit и др.) и командами настройки AutoCAD и управления процессом выполнения проекта:

• "стандартная" линейка инструментов (Standard Toolbar), в которой расположены экранные кнопки, дублирующие ряд наиболее употребительных команд работы с файлами (открытие, сохранение, копирование и вставка копий из буфера обмена) и некоторых часто используемых команд AutoCAD;

• линейка управления слоями графического редактора, цветом, типом и толщиной линий.

Центральную часть экрана занимает графическое окно, обрамленное так называемыми "плавающими" меню, на кнопки-пиктограммы которых выведены все основные команды AutoCAD. Плавающими эти меню называются потому, что они могут в нужный момент вызываться на экран или убираться с экрана, перемещаться по экрану в пределах графического окна или фиксироваться на его краях. Всего может быть активизировано до 24-х плавающих меню. Команды в них сгруппированы по принципу однородности выполняемых операций (черчение различных фигур, их редактирование, нанесение размеров и т.п.).



Рис. 9.1

В нижней части экрана располагаются текстовое окно команд и линейка статуса, в которую выводятся координаты курсора и ряд "горячих" кнопок-команд, позволяющих изменять значения системных переменных, определяющих ход выполнения чертежа, не прерывая исполнения текущей команды: переключать с непрерывного на дискретное перемещение курсора мыши (SNAP ON/OFF) и менять величину шага, включать/отключать ортогональное перемещение курсора при черчении (ORTHO ON/OFF), включать/отключать привязку одних графических объектов к другим (OSNAP ON/OFF) и др.

Текстовое окно команд служит для ввода команд с клавиатуры. В процессе выполнения команд в него выводится и в нем протоколируется командный диалог всего сеанса работы.

Такое разнообразие представления команд обеспечивает большую гибкость при выполнении работы: начало выполнения команды может, например, активизироваться из выпадающего меню или кнопкой-пиктограммой, затем необходимые данные вводятся через текстовое окно с клавиатуры, после чего снова можно работать мышью и т.д.

Графические и другие визуально отображаемые данные в AutoCAD структурированы в слои, аналогично "электронным" САПР Р-САD, Altium Designer и др. Вместе с импортом образа печатной платы AutoCAD воспринимает структуру слоев исходного проекта.

Запуск программы производится так же, как и всех приложений Windows – из стартового меню или указанием на значок-ссылку на "рабочем столе" компьютера. После запуска следует выполнить базовую настройку программы – назначить систему единиц измерения (команда Format>>Units), размеры рабочего поля (команда Format>>Drawing Limits) и стиль исполнения текстовых надписей (команда Format>>Text Style). Настройки выполняются в диалоговых окнах и не представляют большого труда для работника, знакомого с приложениями Windows.

Поскольку в процессе работы над импортированным из Altium Designer интегральным образом печатной платы практически не приходится заниматься черчением (вся графика поступает готовой с DXF/DWG-файлом проекта), ограничимся в нашем пособии рассмотрением функций AutoCAD, необходимых для выполнения рабочих чертежей печатной платы и сборки модуля 1-го уровня (ячейки) на основе импортированного из Altium Designer интегрального образа трассированной печатной платы:

- нанесение размеров на чертеже;
- управление видами проекта в плавающих видовых окнах;

• присоединение к чертежам "форматок" и заполнение основной надписи чертежа.

Последние два вопроса наиболее скупо освещены в упомянутых изданиях.

## 9.2. Нанесение размеров и предельных отклонений на чертеже.

Перед выполнением данной операции следует провести настройку стиля простановки размеров. Для этого активизировать команду главного меню Format>>Dimension Style. Открывается диалоговое окно подсистемы Dimension Style Manager – менеджера размерных стилей (рис. 9.2).

В поле Styles представлен список ранее установленных размерных стилей. Если черчение начинается с чистого листа, в нем указан единственный стиль ISO-25, назначенный по умолчанию.

В поле Preview приводится пример простановки размеров.



Рис 9.2

Для назначения нового стиля нажать кнопку New. Открывается диалоговое окно назначения нового стиля, рис. 9.3.

В поле New Style Name назвать имя нового стиля, например, для размеров по ЕСКД указать имя GOST2.307-68.

| 🛃 Create New Dime       | nsion Style    | ?×           |
|-------------------------|----------------|--------------|
| <u>N</u> ew Style Name: | GOST2.307-68   |              |
| <u>S</u> tart With:     | ISO-25         | <b>_</b>     |
| <u>U</u> se for:        | All dimensions | <b>•</b>     |
| Continue                | Cancel         | <u>H</u> elp |

Рис. 9.3

В поле Use for выбирается вид размеров, для которых настраивается стиль – линейные, радиальные, угловые и т.д., или стиль назначается для всех видов размеров (All Dimensions).

Кнопкой Continue активизировать диалог настройки параметров нового стиля. Открывается диалоговое окно (рис. 9.4), содержащее 6 панелейзакладок, на каждой из которых устанавливаются элементы стиля:

Lines and Arrows – способ изображения выносных и размерных линий (поля Dimension Lines и Extension Lines): цвет (Color), толщина линии (Lineweight), форма и размеры стрелок (Arrowheads), возможность не изображать (Suppress) одну или обе выносные линии, один или оба конца размерной линии, способ обозначения и размер перекрестия в центрах окружностей и дуг и т.д.;

| Rew Dimension Style: GOST2.307-68           | ?×                         |
|---------------------------------------------|----------------------------|
| Lines and Arrows Text Fit Primary Units     | Alternate Units Tolerances |
| Dimension Lines                             |                            |
| Color: ByBlock 🔽                            |                            |
| Lineweight: - ByBlock                       |                            |
| Extend beyond ticks:                        |                            |
| Baseline spacing: 3.75                      |                            |
| Suppress: 🔲 Di <u>m</u> Line 1 🔲 Dim Line 2 | R11,2                      |
| Extension Lines                             | _ Arrowheads               |
| Colo <u>r</u> :                             | 1st: FClosed filled 🔽      |
| Lineweight: - ByBlock                       | 2nd: 🕞 Closed filled       |
| Extend beyond dim lines: 25                 | Leader: FClosed filled     |
|                                             | Arrow size: 3.0            |
| 0 <u>+</u>                                  | Contra Marka for Circles   |
| Suppress: Ext Line 1 Ext Line 2             | Type: Mark Size: 3.5       |
| L                                           | OK Cancel <u>H</u> elp     |

Рис. 9.4

- Text размер шрифта и способ размещения размерного текста относительно выносных и размерных линий;
- Fit расположение размерного текста, если он не умещается между выносными линиями;

- Primary units основные единицы измерения, включая точность обозначения размеров (в нашем случае достаточно одного знака после запятой);
- Alternate Units альтернативные единицы (дюймы, если для основных единиц принята метрическая система);
- Tolerances способ обозначения предельных отклонений размеров.

Выполнив необходимые настройки, закрываем кнопкой "OK" окно рис. 9.4, возвращаемся в исходное окно, рис. 9.2, и кнопкой Set Current присваиваем новому стилю статус текущего. Программа возвращается в главное графическое окно с изображением импортированного образа печатной платы (рис. 9.1).

При подготовке рабочих чертежей печатной платы и сборки функционального узла для нанесения размеров должны быть созданы два слоя Auto-CAD, с тем, чтобы на будущем чертеже печатной платы были видны исполнительные и справочные размеры, необходимые для изготовления печатной платы, а на сборочном чертеже узла – габаритные, установочные и присоединительные размеры, относящиеся к сборке.

Перед нанесением размеров назначить один из этих слоев текущим и активизировать одну из команд-кнопок в линейке плавающего меню Dimension, либо команду главного меню Dimension с соответствующей подкомандой (Linear, Radial, Angular и т.д.).

При нанесении линейного размера последовательно указать курсором, со щелчком левой клавишей мыши, две точки контура, после чего движением курсора в сторону свободного поля чертежа вынести обозначение размера и зафиксировать его щелчком левой клавиши.

По ходу нанесения размера может возникнуть необходимость изменить форму изображения размера или текст размерной надписи. Так, при обозначении метрической резьбы размерная надпись должна начинаться с буквы М, а после цифрового обозначения размера может быть указано значение шага резьбы (например, M12×1,25), при обозначении предельных отклонений линейных размеров размерные цифры сопровождаются условным обозначением полей допусков (квалитетом) или числовыми значениями и т.п. Все эти варианты трудно предусмотреть при настройке размерного стиля, поэтому в таких случаях следует пользоваться опциями, предлагаемыми программой в текстовом командном окне. Возможны два способа редактирования. 1. Активизировать с клавиатуры опцию редактирования размерной надписи Text (ввести симол "T") – для непосредственного редактирования надписи в текстовом окне команд. В этом случае введенный с клавиатуры текст полностью заменяет предлагаемую программой размерную надпись.

2. Активизировать опцию Mtext (символ "M") – для редактирования с помощью текстового редактора AutoCAD. В этом случае открывается диалоговое окно текстового редактора Mtext (рис. 9.5).

В главном поле окна угловыми скобками условно обозначен текст размерной надписи, предлагаемый программой, в соответствии с настройками текущего размерного стиля.



#### Рис. 9.5

Обычными способами редактирования текста слева и справа от этого условного обозначения могут быть внесены необходимые добавления (см. рис. 9.5). Для полной замены размерной надписи следует удалить угловые скобки и написать на их месте необходимый текст. Кнопкой ОК редактирование завершается, и у размерной линии на чертеже возникает новая надпись.

# 9.3. Создание и управление свойствами плавающих видовых окон в AutoCAD 2002

В AutoCAD предусмотрено два способа изображения объектов – изображение в так называемом пространстве модели (Model Space) и в пространстве листа (Paper Space). В пространстве модели выполняется вся проектная работа. При выполнении планарного чертежа ортогональные проекции объемных конструкций изображаются в единственном видовом окне. При таком способе создания конструкторского документа для его распечатки нет необходимости перехода из пространства модели в пространство листа.

В случае объемного конструирования различные виды объемной конструкции могут представляться в нескольких видовых окнах. Эти окна могут быть фиксированными, накрывающими весь экран наподобие кафельной 172 плитки (Tiled Viewports) или плавающими (Floating Viewports), произвольного размера, возможно, накрывающими друг друга.

Из пространства модели может быть распечатан вид, находящийся в единственном, активном окне. Переход в пространство листа позволяет выполнить окончательную подготовку проекта к получению "твердой копии" выводу на бумагу совмещенного изображения из нескольких плавающих окон. Изображения, созданные в пространстве модели, при переходе в пространство листа становятся недоступными для редактирования. Изображение становится единым объектом вместе со своим видовым окном. Вместе с окном оно может перемещаться по экрану командой Move, копироваться командой Сору, масштабироваться командой Stretch, может быть удалено командой Erase и т.д. Может быть создано неограниченное количество плавающих видовых окон (Floating Vievports), в которых размешаются именованные виды элементов проекта, но одновременно в AutoCAD 2002 на экране (как и на чертеже) могут быть видимыми не более 64-х окон. Границы плавающих видовых окон, в отличие от границ фиксированных окон, могут быть сделаны невидимыми, перемещения курсора происходят по всему экрану, и весь этот вид может быть отображен на бумаге в виде единого чертежа.

В AutoCAD 2000 и более поздних версий в одном проекте одновременно может быть назначено несколько конфигураций в пространстве листа. Поанглийски они называются Layouts, что может быть ближе всего по смыслу переведено как "раскладка". В нижней части главного окна программы помещены "закладки" (Tabs), позволяющие в любой момент работы обращаться то к пространству модели, то к одной из раскладок пространства листа (см. рис. 9.1). При указании на закладку курсором, со щелчком левой клавишей мыши, соответствующий вид выдвигается на первый план на экране. В текстовом окне команд это действие протоколируется фразой: <Switching to Layout> или < Switching to Model>.

Функции установки конфигурации видовых окон сосредоточены в выпадающем меню View>>Viewports. Установка конфигурации выполняется по контексту: если мы работаем в пространстве модели, может быть установлена конфигурация фиксированных видовых окон, а в пространстве листа – конфигурация плавающих окон.

#### 9.3.1. Создание новых плавающих окон

При разработке нового проекта автоматически устанавливается пространство модели, а "в запасе" обозначена закладка первого, несконфигурированного пространства листа с именем Layout1.

В случае необходимости перехода в пространство листа указать курсором мыши, со щелчком левой клавишей, на закладку Layout1. Открывается окно настройки конфигурации пространства листа (рис. 9.6).

Центральная зона окна содержит два поля-закладки – поле установки конфигурации плоттера Plot Device и поле установки конфигурации листа Layout Settings. Поскольку пространство листа используется для подготовки документа к печати, функции конфигурации практически совпадают с функциями настройки конфигурации распечатки, за исключением предварительного просмотра распечатки.

| 🚔 Page Setup - Layout2                                         |                                                                                      | ?×                                                                             |
|----------------------------------------------------------------|--------------------------------------------------------------------------------------|--------------------------------------------------------------------------------|
| Layout name                                                    | Page setup name<br><select page="" setup="" th="" to<=""><th>apply&gt;</th></select> | apply>                                                                         |
| Plot Device Layout Settings                                    | · · · · ·                                                                            |                                                                                |
| Paper size and paper units<br>Plot device: S Epson LQ-100 ESC/ | /P 2                                                                                 | Drawing orientation     O Portrait                                             |
| Printable area: 270.19 x 201.61 mm                             | O inches O mm                                                                        |                                                                                |
| Plot area-                                                     | Plot scale                                                                           |                                                                                |
| ⊙ Layou <u>t</u>                                               | <u>S</u> cale: Custom                                                                | ▼                                                                              |
| C Egtents                                                      | Custom: 1 mm                                                                         | = 0.02 drawing units                                                           |
| O <u>D</u> isplay                                              |                                                                                      | r Plot options                                                                 |
|                                                                | Center the plot                                                                      | <ul> <li>✓ Plot object lineweights</li> <li>✓ Plot with plot styles</li> </ul> |
| ♥ Window Window <                                              | Y: 0.00 mm                                                                           | ✓ Plot paperspace last Hide objects                                            |
| Display when creating a new layout                             | OK Plo                                                                               | t Cancel <u>H</u> elp                                                          |

Рис. 9.6

<u>На закладке Plot Device</u> указать устройство печати, на которое предполагается вывод чертежей. Это может быть принтер, установленный в конфигурации компьютера, и тогда придется выводить чертеж большого формата по частям, либо может быть указан один из широкоформатных плоттеров, с которыми по умолчанию в состоянии работать AutCAD. Несмотря на то, что выбранный плоттер может отсутствовать в конфигурации компьютера, программа позволяет выполнить настройку чертежа в пространстве листа для

этого отсутствующего плоттера, и только при выводе чертежа использовать то реальное устройство, которым располагает пользователь.

<u>В поле Paper size and paper units</u> указываются система единиц измерения и размеры листа. Последние выбираются из списка в поле Paper size, но не могут превышать максимально допустимые "физические" размеры листа для назначенного плоттера или принтера. Для выпуска чертежей по ЕСКД указать один из форматов ISO A0...A4, совпадающих по размерам листа с форматами ЕСКД, по ГОСТ2.301-68.

В версиях AutoCAD выше 2004-й настройка листа Layout модернизирована. Настройка выполняется в среде "Менеджера настройки", активизируетмого из контекстного меню, вызываемого щелчком правой клавиши мыши на закладке Layout.

По умолчанию в новом пространстве листа установлено единственное видовое окно, укладывающееся в размеры назначенного листа. В это окно автоматически передается вид импортированного образа печатной платы из активного видового окна пространства модели.

Для назначения новых плавающих видовых окон указать в главном меню View подменю Viewports. Из него раскрывается выпадающее подменю, содержащее следующие опции настройки конфигурации видовых окон:

- Named Viewports именованные видовые окна;
- New Viewports новые видовые окна;
- 1 viewport одно окно;
- 2 viewports два окна;
- 3 viewports три окна;
- 4 viewports четыре окна;
- Polygonal viewports полигональные видовые окна;
- Object объект в качестве границ видового окна.

Указать опцию New Viewports. Раскрывается окно установки конфигурации новых видовых окон (рис. 9.7).

<u>В поле New name</u> может быть названо имя нового плавающего окна, в результате чего при дальнейшем его использовании в других чертежах его можно будет вызывать из списка установленных конфигураций, указывая опцию Named Viewports.

В поле предварительного просмотра Preview обозначаются контуры конфигурации нужных окон.

Курсором выбрать одну из строк списка возможных конфигураций. В наших целях следует активизировать опцию Single – единственное окно.

<u>В поле Setup</u> указывается, работаем ли мы с двухмерным (2D) или трехмерным объектом (3D). В случае работы с двухмерным объектом во все назначаемые окна передается вид из текущего активного видового окна пространства модели – "Current active viewport". В случае указания опции работы с изображениями трехмерных объектов в полях предварительного просмотра назначаются три стандартные ортогональные проекции "Right", "Front", "Top" и изометрическая проекция объекта "Isometric SE" - вид "с Юго-Востока". При необходимости назначить изображение других видов объектов активизировать в поле просмотра окна рис. 9.7 одно из создаваемых плавающих окон и выбрать для него представление объектов из списка видов, разворачивающегося при активизации поля "Change View to".

| 🖨 Viewports                                                                                                                               |                                    | ?×                  |
|-------------------------------------------------------------------------------------------------------------------------------------------|------------------------------------|---------------------|
| New Viewports Named Viewports                                                                                                             |                                    |                     |
| New name:                                                                                                                                 |                                    |                     |
| Standard <u>v</u> iewports:                                                                                                               | Preview                            |                     |
| *Active Model Configuration*<br>Single<br>Two: Vertical<br>Two: Horizontal<br>Three: Right<br>Three: Left<br>Three: Above<br>Three: Pelow | *Right*                            | *Front*             |
| Three: Vertical<br>Three: Horizontal<br>Four: Equal<br>Four: Right<br>Four: Left                                                          | SE Isometric                       | *Top*               |
| Apply to: <u>S</u> etup:<br>Display                                                                                                       | <u>C</u> hange view to:<br>*Right* | 3                   |
|                                                                                                                                           | OK                                 | Cancel <u>H</u> elp |

## Рис. 9.7

Так, в частности, при работе с конвертированным из Altium Designer образом печатной платы, хотя он и планарный, главный вид печатной платы в трехмерном ее представлении является видом сверху, а для изображения

вида со стороны пайки следует указать в поле Setup для нового плавающего окна пространства листа опцию 3D и назначить в нем вид снизу – Bottom.

Настройка конфигурации завершается нажатием "OK", после чего AutoCAD возвращается в главное окно, а в окне команд выводится предложение обозначить контур нового окна на экране или автоматически вписать его в имеющийся экран (Fit). В новом видовом окне строится зеркальное отображение полного образа трассированной печатной платы. На обоих видах пока еще сохраняется видимость объектов на всех слоях проекта "на просвет", как в исходном образе.

#### 9.3.2. Масштабирование изображений в плавающих окнах

Размеры изображения объектов в пространстве листа масштабируются в так называемые единицы чертежа, Drawing units, отличающиеся от единиц измерения в пространстве модели. Масштаб изображения устанавливается при настройке конфигурации пространства листа (см. рис. 9.6). При создании нового плавающего видового окна по умолчанию изображение из пространства модели масштабируется программой таким образом, чтобы оно полно-

| Properties - Drav | ving1  |        |          | ×        |
|-------------------|--------|--------|----------|----------|
| Viewport          |        |        | ▼        | $\nabla$ |
| Alphabetic        | Categ  | orized |          |          |
| General           |        |        |          |          |
| Color             |        | B      | yLayer   |          |
| Layer             |        | CONT   | OUR      |          |
| Linetype          |        |        | — ВуLау  | /er      |
| Linetype so       | ale    | 1.00   |          |          |
| Plot style        |        |        |          |          |
| Lineweight        |        |        | —— ByLay | /er      |
| Hyperlink         |        |        |          |          |
| <b>⊞</b> Geometry | /      |        |          |          |
| ⊟ Misc            |        |        |          |          |
| On                |        | Yes    |          |          |
| Clipped           |        |        |          |          |
| Display lock      | æd     | No     |          |          |
| Standard s        | cale   | 1:1    |          |          |
| Custom sca        | le     | 1.00   |          |          |
| UCS per vie       | ewport | Yes    |          |          |
| Hide plot         |        | No     |          |          |
| •                 |        |        |          |          |



стью поместилось в размеры назначенного листа распечатки. Изменение границ плавающего окна не меняет масштаба изображения объектов, расположенных в нем. Для изменения масштаба изображения в плавающем окне выбрать окно курсором и вызвать щелчком правой клавиши "всплывающее" контекстное меню и активизировать в нем функцию управления свойствами объектов Properties.

Открывается окно менеджера свойств объектов (рис. 9.8). Свойства объекта могут быть перечислены по алфавиту или структурированы по категориям. Набор свойств, доступных для редактирования зависит от вида выбранного объекта. Всего доступны 35 контекстов. Для изменения масштаба выбрать в группе функций Misc строку Standard scale (при этом разворачивается таблица доступных масштабов) и указать нужный масштаб из списка, либо назначить масштаб в строке пользовательских масштабов Custom scale.

В интересующем нас случае как в исходном окне пространства листа, с главным видом печатной платы, так и в новом окне, с видом снизу, устанавливаем единый стандартный масштаб. После этого надлежит так расположить изображения обоих видовых окон, чтобы установилась проекционная связь видов платы. Для этого следует активизировать команду перемещения Move, выбрать в качестве объекта границу плавающего видового окна, а в качестве исходной точки перемещения указать какую-либо характерную точку на виде печатной платы (один из углов контура платы, верхний или нижний край и т.п.) и, пермещая изображение, совместить линию курсора с некоторой характерной точкой или линией контура на виде платы в другом, неподвижном окне.

# 9.3.3. Управление видимостью объектов в плавающих окнах пространства листа

При исполнении конструкторских документов приходится управлять видимостью различных частей изображения в разных видах, скрывать одни его части, накрываемые в сборке другими частями и т.п.

В AutoCAD заложены обширные возможности управления видимостью. В данном изложении нас интересуют средства управления видимостью в плавающих окнах пространства листа. К ним относятся:

- затенение изображения (Screening) в выбранных видовых окнах;
- исключение скрытых линий контуров при распечатке чертежа;
- отключение видимости плавающих окон;
- управление видимостью слоев изображения в выбранных плавающих окнах;
- клиппирование (вырезание части) плавающих окон.

Применительно к выпуску конструкторской документации на функциональные узлы РЭС на печатных платах нас интересуют две из перчисленных функций.

<u>Для отключения видимости</u> целого плавающего окна аналогично предыдущему случаю в группе Misc выбрать функцию ON и установить для

нее значение No – нет. Значение Yes – да – делает окно видимым. При отключении видимости плавающего окна границы его остаются видимыми.

<u>Управление видимостью слоев</u> изображения в выбранных плавающих окнах применяется тогда, когда, например, нужно привести на чертеже изображение двух видов такого объекта как печатная плата.

В пространстве листа выбрать плавающее окно, в котором должна быть отключена видимость каких-либо объектов и "активизировать" его двойным щелчком левой клавишей мыши. Управляющей командой в данном случае является команда MSPACE (дублируется в текстовом окне команд).

"Активность" выбранного окна проявляется как переход его в пространство модели. Это особое состояние, в котором в активном окне возможно редактирование графических объектов, причем внесенные изменения передаются в пространство модели всего проекта и отображаются во всех плавающих окнах пространства листа, а видимость некоторых слоев в данном окне может быть отключена (слои замораживаются), и элементы изображения, размещенные на этих слоях, остаются невидимыми только в этом видовом окне после того, как оно будет возвращено в прежнее, "пассивное" состояние (команда PSPACE или двойной щелчок левой за пределами активного окна).

Командой главного меню Format>>Layer или щелчком мыши на пиктограмме в линейке статуса главного окна программы активизировать окно управления слоями графического редактора (рис. 9.9).

| Layer Properties Manager |           |        |              |              |                   |                    |            |             |         |                      |
|--------------------------|-----------|--------|--------------|--------------|-------------------|--------------------|------------|-------------|---------|----------------------|
|                          |           |        |              | _            |                   |                    |            | Ne          |         | Delete               |
| Show all layers          |           |        |              |              |                   |                    |            |             |         | 201010               |
| P                        |           |        |              | Apply to     | Object Propertie: | s <u>t</u> oolbar. |            | <u>C</u> un | ent     | Show <u>d</u> etails |
| Current Layer: RZ        |           |        |              |              |                   |                    |            |             |         |                      |
| Name                     | On        | Freeze | L            | Color        | Linetype          | Lineweight         | Plot Style | Plot        | Active. | New 🔺                |
| þ                        | 2         | Q      | L.           | 🔳 White      | Continuous        | —— Default         |            | B           | Q       | ñ                    |
| BOARD                    | 2         | a      | _∎°          | <b>1</b> 74  | Continuous        | —— Default         |            | æ           | 陵       | 陷                    |
| BOK_PL                   | 2         | a      | _ <b>•</b> ^ | 📷 30         | Continuous        | —— Default         |            | æ           | 陵       | 26                   |
| BOK_SB                   | 3         | a      | _ <b>_</b> ^ | 142          | Continuous        | —— Default         |            | Ð           | 卷       | 56 I                 |
| BOT_ASSY                 | 2         | ø      | _ <b>_</b> ^ | 🕅 <b>1</b> 1 | Continuous        | —— Default         |            | Ð           | 圈       | 56   I               |
| BOT_MASK                 | 3         | a      | _ <b>_</b> ^ | Blue         | Continuous        | —— Default         |            | æ           | 圈       | 56 I                 |
| BOT_PASTE                | 2         | Ø      | _ <b>_</b> ^ | <b>□</b> 9   | Continuous        | —— Default         |            | æ           | 圈       | 56                   |
| BOT_SILK                 | 2         | Ø      | _ <b>_</b> ^ | White        | Continuous        | —— Default         |            | æ           | 密       | 56                   |
| воттом                   | Ż         | a      | _ <b>_</b> ^ | □ Yellow     | Continuous        | —— Default         |            | æ           | 劵       | 5                    |
| DefPoints                | Ĵ         | a      | e 🖌          | White        | Continuous        | —— Default         |            |             | ω       | 86 <b>T</b>          |
| •                        |           |        |              |              |                   |                    |            |             |         |                      |
| 32 Total layers 32 Lay   | yers disp | blayed |              |              |                   |                    |            |             |         |                      |
|                          |           |        |              |              |                   |                    | OK         | Can         | cel     | <u>H</u> elp         |

Рис. 9.9
В поле списка слоев выбрать необходимые слои и для каждого из них указать в колонке Active oпцию Active VP Freeze - заморозить (слой) в активном окне. Выбранные слои замораживаются, т.е. становятся невидимыми, недоступными для редактирования и иключаются из состава регенерируемых и печатаемых на бумаге.

В интересующем нас случае работы над чертежом печатной платы таким способом достигается видимость на главном виде проводников, расположенных на стороне установки компонетов (слой Top Layer), контуров платы, исполнительных и справочных размеров, обозначений чистоты обработки, маркировки, с необходимой оцифровкой и т.д., а на виде снизу – контуров платы, проводников со стороны пайки (слой Bottom Layer), координатных рисок с оцифровкой в противоположном направлении.

Границы плавающего окна представляют собой полилинию в текущем активном слое графического редактора. Если мы хотим сделать границы невидимыми на экране, для них следует предварительно создать специальный слой и активизировать его, после чего создавать плавающее окно. Впоследствии можно управлять видимостью слоя границ. Если границы плавающих окон должны быть невидимы только в распечатке, следует вызвать окно управления слоями и в кололнке списка слоев с пиктограммой в виде принтера указать опцию отключения печати слоя. После щелчка мышью пиктограмма принтера в данной строке помечается красным значком запрета.

### 9.4. Подключение форматок к чертежу AutoCAD

Чертежи во всех стандартах оформляются на листах стандартных форматов. В ЕСКД это форматы по ГОСТ 2.301-68, с основной надписью первого и последующих листов по ГОСТ 2.104-68.

Если перед началом черчения ясно, на каком формате будет размещаться чертеж, то при загрузке AutoCAD или при выполнении команды построения нового чертежа File>>New для подключения форматки активизировать в стартовом окне программы (рис. 9.10) кнопку вызова формата Use a Template.

| Open a Drav<br>Start from So<br>Use a Templ<br>Use a Wizar | ving – Открыть чертеж с диска<br>cratch – Начать с чистого листа<br>ate – Использовать шаблон<br>d – Использовать "Мастер" |
|------------------------------------------------------------|----------------------------------------------------------------------------------------------------------------------------|
| Startup //                                                 | ?×                                                                                                                         |
| Start from                                                 | Scratch                                                                                                                    |
| Default Settings C English (feet and inches)               |                                                                                                                            |
| – Tip<br>Uses the default metric settings.                 |                                                                                                                            |
| ☑ <u>S</u> how Startup dialog                              | OK Cancel                                                                                                                  |

Рис. 9.10

Раскрывается окно Create New Drawing – Создать новый чертеж (рис. 9.11), повторяющее структуру стартового окна. В центральном поле окна Select а Template располагается список шаблонов, которые могут быть загружены в рабочую среду программы из подкаталога Templates, путь к которому устанавливается по умолчанию при инсталляции AutoCAD. В поставку входят шаблоны, созданные в стандартах ANSI (American National Standards Institute), DIN (Deutsch Industrienormen), ISO (International Standards Organization) и JIS (Japanese Industrial Standard). Бланк форматки ни в одном из этих стандартов не годится для выпуска чертежей по ЕСКД. Кнопкой Browse может быть активизирован поиск шаблонов-форматок ЕСКД в пользовательских подкаталогах.



#### Рис. 9.11

Выбранный шаблон нажатием кнопки ОК загружается в рабочую среду программы. Загрузка происходит в пространство листа. Кроме начертания форматки шаблон включает ряд настроек для будущего чертежа: слои, единицы измерения, стили простановки размеров и др., а также набор подлежащих редактированию атрибутов блока-форматки, образующих записи в основную надпись чертежа.

<u>Отметим</u>, что приведенные иллюстрации относятся к версии AutoCAD 2000. В более поздних версиях интерфейс постоянно модернизируется, но по существу функции формирования нового документа и вызова шаблона остаются без изменения.

Шаблон приносит с собой настройку системы единиц измерения, размеров листа и плавающее видовое окно, границы которого совпадают с внутренней рамкой листа-форматки. При загрузке шаблона это окно автоматически активизируется, и в нем непосредственно может быть начато черчение..

Шаблон-форматка изображается целиком на белом поле, размеры которого превышают размеры стандартного листа по ЕСКД (или другой системе стандартов) на несколько миллиметров на каждую сторону, независимо от настройки конфигурации плоттеров или принтеров. При попытке вывода на печать форматки с размещенным на листе чертежом по умолчанию открывается настройка масштаба Scaled to Fit – масштабировать к размерам физического листа плоттера.

При назначении стандартного масштаба 1:1 на листе, физически доступному принтеру или плоттеру, может быть выполнена часть чертежа. После распечатки эта часть изображается на белом поле, остальная часть чертежа – на сером фоне. Разный цвет фона никак не препятствует черчению на всей площади активного плавающего окна. Он означает только то, что распечатка чертежа в назначенном масштабе на данном устройстве возможна лишь по частям.

Выполненный в активном плавающем окне чертеж автоматически переносится в пространство модели проекта. Операции редактирования чертежа могут выполняться как в активном плавающем окне пространства листа, так и в пространстве модели.

Рассмотренным способом формируется один лист чертежа. Выпуск многолистового чертежа или комплекта из нескольких чертежей на основе объекта, созданного в пространстве модели, требует настройки нескольких 182

листов в пространстве листа и, соответственно, использования нескольких разных шаблонов (первый и последующие листы или листы разного формата). Для подключения нового шаблона:

• указать курсором на закладку Layout1 и щелчком правой клавиши вызвать контекстное Рор-ир меню;

• в контекстном меню активизировать команду From Template – из каталога шаблонов-форматок;

• в открывшемся стандартном окне поиска файлов найти имя файла подходящей форматки и открыть файл.

Открывается новый лист пространства листа, в активном видовом окне которого размещается весь ранее выполненный в пространстве модели чертеж. Далее, средствами формирования и управления свойствами плавающих видовых окон чертежу в новом листе придается нужный вид.

При импорте DXF/DWG-файла Altium Designer графические данные приходят в пространство модели. Размещение графики на заранее вызванную форматку невозможно. Поэтому подключать форматку следует после приема импортируемых данных.

Для этого может использоваться еще один способ подключения форматки к готовому DWG-документу:

• командой File>>Open открыть необходимый файл форматки \*.dwt;

• файл форматки открывается как обычный графический документ, при этом графика форматки и ее атрибуты имеют статус блока AutoCAD;

• в новом документе селектировать мышью блок-форматку;

• командой меню Edit>>Copy или комбинацией клавиш Ctrl-C загрузить селектированный блок в буфер обмена Windows;

• активизировать команду меню Window и перейти в окно проекта;

• командой меню Edit>>Paste или комбинацией клавиш Ctrl-V загрузить блок-форматку в текущий лист проекта.

При загрузке программа требует указать координаты точки вставки шаблона в текущий лист. Координаты могут быть введены с клавиатуры, либо указаны мышью. В качестве точки вставки назначить левый нижний угол пределов чертежа (координаты 0.00, 0.00).

В процессе этой перегрузки шаблона через буфер обмена теряется принадлежащее шаблону плавающее видовое окно. Никакой беды в этом нет: в пространстве листа импортированная графика располагается в своем видовом окне, и дополнительно могут быть созданы новые окна, чтобы чертеж нес всю необходимую информацию об объекте, сформированном в пространстве модели.

При использовании в этой процедуре имеющих хождение у пользователей AutoCAD шаблонов ЕСКД может возникнуть искажение графики при попытке загрузить в разные листы пространства листа бланки разных форматов. Это связано с тем, что блок-форматка имеет одно и то же блоковое имя РАМКА во всех этих шаблонах, при разных размерах бланка. Чтобы избежать этой ошибки, следует переименовать блоки-форматки, присвоив им в каждом шаблоне различающиеся имена. Для этого активизировать команду главного меню Format>>Rename. Открывается диалоговое окно переименования, Rename (рис. 9.12).

1. В поле Named Objects выбрать Blocks. В поле Items появляется список имен блоков, принадлежащих текущему проекту (в данном случае это единственный блок с именем РАМКА).

2. Селектировать курсором имя РАМКА. Это имя появляется в поле "старого имени" Old Name.

| 🛃 Rename                                                                                       |                        | ?× |
|------------------------------------------------------------------------------------------------|------------------------|----|
| <u>N</u> amed Objects                                                                          | <u>l</u> tems          |    |
| Blocks<br>Dimension styles<br>Layers<br>Linetypes<br>Text styles<br>UCSs<br>Viewports<br>Views | РАМКА                  |    |
| <u>O</u> ld Name:                                                                              | РАМКА                  |    |
| <u>R</u> ename To:                                                                             | РАМКА_А2               |    |
|                                                                                                | OK Cancel <u>H</u> elp | ]  |

Рис. 9.12

3. В поле против кнопки Rename To (дать новое имя) внести с клавиатуры новое имя блока, например, РАМКА\_А1 и т.п. Нажатием кнопки Rename To активизировать переименование.

4. Завершить переименование нажатием ОК.

5. Сохранить файл шаблона под новым именем в дисковой памяти.

#### 9.5. Заполнение реквизитов документа

Записи в основную надпись чертежа представляют собой атрибуты блока-форматки. Для заполнения основной надписи активизировать в плавающем меню Modify II команду Edit Attributes. Открывается диалоговое окно редактирования атрибутов блока (рис. 9.13), в центральном поле которого расположен список атрибутов, соответствующих реквизитам документа, а в поле Value вносятся значения реквизитов.

При оформлении неосновных конструкторских документов, которым присваивается код документа по ГОСТ 2.201-80, в графе 1-й основной надписи по ГОСТ 2.104-68 второй строкой под наименованием изделия должно помещаться наименование документа. На сборочном чертеже функционального узла (модуля) это должна быть запись "Сборочный чертеж". В диалоговом окне рис. 9.13 поле для этой записи не запрограммировано.

| Enhanced Attri                                               | ibute Editor                                                                            |                                                              | ? ×                  |
|--------------------------------------------------------------|-----------------------------------------------------------------------------------------|--------------------------------------------------------------|----------------------|
| Block: PAMK<br>Tag: TECH                                     | A_A3_rop<br>CONTR                                                                       |                                                              | Select <u>b</u> lock |
| Attribute Text Op                                            | otions Properties                                                                       |                                                              |                      |
| Tag<br>DEVELOPED<br>DEV_DATE<br>CHECKED_BY<br>CHK DATE       | Prompt<br>Разработал<br>Дата разработки<br>Проверил<br>Дата проверки                    | Value<br>Иванов<br>25.10.07<br>Петров<br>28.10.07            |                      |
| TECH_CONTR<br>T_CONTR_D<br>AUX_LEFT<br>AUX_RIGHT<br>AUX_DATE | Техн. контроль<br>Дата техн. контроля<br>Доп. слева<br>Доп. справа<br>Доп. дата         | Сидоров<br>31.10.07                                          |                      |
| NOM_CONTR<br>NOM_CONT<br>APPROVED<br>DOCUMENT                | Нормоконтроль<br>Дата нормоконтроля<br>Утвердил<br>Дата утверждения<br>Обозначение доку | Зоркий<br>10.11.07<br>Главный<br>20.12.07<br>АБВГ.758726.012 |                      |
| MAME<br>MATERIAL<br>MASS<br>SCALE<br>DIFF_INDEX<br>PAGE NO   | паименование изд<br>Материал детали<br>Масса<br>Масштаб<br>Индекс предприятия           | СФ2-35-1,5 ГОС<br>75 гр.<br>1:1<br>000 Рога и Коп            |                      |
| PAGES_AM<br>LITER_1<br>LITER_2<br>LITER_3                    | Число листов<br>Литера 1<br>Литера 2<br>Литера 3                                        | 1<br>0                                                       |                      |
| ⊻alue: [(                                                    | Сидоров                                                                                 |                                                              |                      |
|                                                              | OK                                                                                      | Cancel                                                       | <u>H</u> elp         |

Рис. 9.13

Эта трудность легко преодолевается без перепрограммирования окна. Необходимая запись может быть внесена, например, вместо реквизита "Материал детали" (на сборочном чертеже 3-я графа основной надписи остается пустой), а по окончании редактирования записей можно селектировать блокрамку, взять блок-запись из графы 3-й за "прищепку" и перенести ее в графу 1-ю основной надписи.

Нажатием ОК редактирование завершается. Внесенные сведения отображаются в графах основной надписи на чертеже.

## 9.6. Формирование чертежей функционального узла

Мы рассмотрели основные функции и приемы работы в среде САПР AutoCAD 2000, позволяющие, располагая графическими данными, импортированными из Altium Designer 6, как и из других "электронных" САПР, выпустить два графических конструкторских документа по ЕСКД – чертеж печатной платы по ГОСТ 2.417-91 и сборочный чертеж функционального узла по ГОСТ 2.109-73. Приведем теперь сводку операций, последовательное выполнение которых позволяет получить этот результат (рис. 9.14, 9.15).

1. Открыть полученный в результате конверсии DWG-файл проекта командой File>>Open (для файла в формате DXF указать в окне поиска файлов тип файла \*.dxf).

2. Создать новые слои AutoCAD для размещения на них:

• обозначения размеров на чертеже печатной платы и сборочном чертеже модуля;

• обозначения чистоты обработки поверхностей печатной платы;

• линеек с рисками координатной сетки для видов лицевой и обратной сторон печатной платы;

• деталей сборки модуля и контуров для условно-упрощенного изображения сборки;

• текстовых технических требований для чертежа печатной платы и сборочного чертежа модуля;

• плавающих видовых окон.

3. Вычертить контуры платы и сборки в виде сбоку – с ребра (можно вместо этого вытянуть экструзией контуры платы в трехмерное тело).

4. Пользуясь функциями команды Dimension, нанести в соответствующих слоях линейные размеры для платы и сборки модуля и указать предельные отклонения исполнительных размеров. 5. Пользуясь командой Insert Block подгрузить к чертежу заранее подготовленные объекты-блоки, изображающие:

- линейки с рисками координатной сетки по ГОСТ 2.417–91;
- обозначения шероховатости поверхностей по ГОСТ 2.309-73;
- детали, входящие в состав сборки модуля.

6. Составить текстовые технические требования на поле чертежа по ГОСТ 2.316–68. Тексты технических требований для чертежа печатной платы и для сборочного чертежа модуля пишутся каждый в своем слое и размещаются на свободном пространстве графического листа.

7. Перейти в пространство листа, в котором открыть два листа – Layout1 и Layout2. На первом листе будем формировать чертеж печатной платы по ГОСТ 2.417–91, а на втором листе – сборочный чертеж модуля первого уровня разукрупнения по ГОСТ 26632–85.

8. Подключить к чертежу из каталога Templates бланк форматки по ГОСТ 2.301–68, с основной надписью по ГОСТ 2.104–68;

9. В первом листе Layout1 открыть новые плавающие видовые окна (Viewports). Установить в новых окнах изображение вида снизу (Bottom) и слева (Left) и назначить во всех видовых окнах единый стандартный масштаб по ГОСТ 2.302–68.

10. Активизировать по очереди каждое из видовых окон и "заморозить" в каждом окне видимость слоев, "лишних" для соответствующего вида платы (функция Freeze in Active Viewport). В видовых окнах листа изображаются в проекционной связи три вида печатной платы – главный вид (сторона установки компонентов), вид сбоку и вид со стороны монтажа, текстовые технические требования и другие данные.

11. Перейти на лист Layout2 и выполнить действия пп. 10, 11, управляя видимостью слоев проекта таким образом, чтобы остались видимыми элементы графики, образующие сборочный чертеж функционального узла.

12. По очереди заполнить графы основной надписи чертежа печатной платы и сборочного чертежа модуля.

13. Сохранить результаты в дисковой памяти компьютера, в формате AutoCAD. Все виды сохраняются в едином файле (файл \*.DWG).

14. Вычертить чертежи на плоттере или напечатать на принтере. Каждый лист распечатывается по команде File>>Plot. Конечный результат этой работы показан на рис. 9.14 и 9.15. В случае проектирования функциональных узлов РЭС на основе базовых несущих конструкций (БНК) работа по пп. 2...5 может быть выполнена один раз для всех возможных проектов, с тем, чтобы разгрузить конструктора от черчения контуров платы, простановки размеров и т.д. в каждом проекте. При этом подготовленный заранее шаблон-БНК с нанесенными размерами, координатными линейками и др. знаками открывается как документ AutoCAD, после чего операциями селекции, копирования с указанием базовой точки (Edit>>Copy with Base Point; базовую точку указать в одном из углов контура платы или в центре крепежного отверсатия) и вставки из буфера обмена в документ проекта накладывается на импортированный вид печатной платы.



Рис. 9.14



Рис. 9.15

1. Потапов Ю.В. Protel DXP. – М.: Горячая линия – Телеком, 2006.

2. Документ HELP-системы Altium Designer 6: Project Essentials. Application Note AP0129 (v. 1.1) Nov. 15, 2005.

3. Документ HELP-системы Altium Designer 6: Getting Started with PCB Design. Tutorial TU0117 (v. 1.4) Nov. 28, 2005.

4. Документ HELP-системы Altium Designer 6: Component, Model and Library Concepts. Article AR0104 (v. 2.0) June 07, 2006.

5. Документ HELP-системы Altium Designer 6: Creating Library Components. Tutorial TU0103 (v. 1.4) June 9, 2006.

6. Документ HELP-системы Altium Designer 6: Interactive and Differential Pairs Routing. Application Note AP0135 (v. 1.2) June 19, 2006

7. Документ HELP-системы Altium Designer 6: Situs Autorouting Essentials AR0128 (v1.1) July 29, 2005

8. Lee W. Ritchey, Differential Signalling Doesn't Require Differential Impedance. Интернет-ресурс http://www.speedingedge.com/PDF-Files/diffsig.pdf

9. RS-274X Format User's Guide. – Barco Gerber Systems Corp. South Windsor, CT, USA, 1998.

10. ODB++ Version B.04. Doc. 0202.0801, Aug. 2001. Valor Computerized Systems, Ltd. Yavne, Israel. Интернет-ресурс http://www.valor.com.

11. Уваров А.С. AutoCAD 2002 для конструкторов. – М.: ДМК Пресс, 2002.– 320 с.: ил.

12. Полещук Н.Н., Савельева В.А. Самоучитель AutoCAD 2004.– СПб.: БХВ-Петербург, 2003.– 640 с.: ил.

# Оглавление

| Введение                                       | 3 |
|------------------------------------------------|---|
| 1. Состав и основные функции Altium Designer 6 | 5 |
| 2. Проект Altium Designer                      | 7 |
| 2.1. Виды проектов Altium Designer             | 7 |
| 2.2. Создание нового проекта                   | 8 |
| 2.3. Включение документов в проект             | 9 |

| 2.4. Работа с документами проекта                              | . 11  |
|----------------------------------------------------------------|-------|
| 3. Библиотеки компонентной базы                                | . 13  |
| 3.1. Базовые концепции библиотечного обеспечения               | . 13  |
| 3.2. Создание новой интегральной библиотеки                    | . 14  |
| 3.3. Библиотеки топологических посадочных мест                 | . 29  |
| 3.4. Присоединение моделей к схемному компоненту               | 35    |
| 3.5. Компиляция интегральной библиотеки                        | . 40  |
| 3.6. Конверсия библиотек P-CAD 200X в формат Altium Designer 6 | . 41  |
| 3.7. Включение библиотек в рабочую среду Altium Designer       | . 44  |
| 3.8. поиск компонентов в интегрированных библиотеках           | 46    |
| 4. Настройка конфигурации графических редакторов               | . 47  |
| 4.1. Конфигурация графического редактора схем                  | . 48  |
| 4.2. Настройка конфигурации графического редактора             |       |
| печатной платы                                                 | . 54  |
| 5. Формирование и редактирование электрической схемы           | . 66  |
| 5.1. Размещение объектов на поле чертежа                       | . 67  |
| 5.2. Редактирование электрической схемы                        | . 80  |
| 5.3. Компиляция проекта                                        | . 91  |
| 6. Проектирование печатной платы                               | . 92  |
| 6.1. Передача схемы в среду проектирования печатной платы      | . 92  |
| 6.2. Группирование объектов в классы                           | . 94  |
| 6.3. Настройка правил проектирования                           | . 96  |
| 6.4. Приоритеты правил                                         | . 100 |
| 6.5. Порядок применения правил                                 | 101   |
| 6.6. Размещение компонентов на печатной плате                  | 104   |
| 7. Трассировка печатного монтажа                               | . 111 |
| 7.1. Стандартная интерактивная трассировка                     | . 115 |
| 7.2. Разрешение конфликтов                                     | 117   |
| 7.3. Управление шириной печатного проводника                   | 118   |
| 7.4. Разводка групповых трасс                                  | 121   |
| 7.5. Редактирование готовой разводки                           | 123   |
| 7.6. "Тонкая" интерактивная трассировка                        | . 126 |
| 7.7. Трассировка дифференциальных пар                          | 129   |
| 7.8. Автоматическая трассировка печатного монтажа              | . 138 |
| 7.9. Верификация РСВ-проекта                                   | 148   |
| 8. Экспорт результатов проекта                                 | . 159 |
|                                                                |       |

| 8.1. Экспорт в AutoCAD                                          |
|-----------------------------------------------------------------|
| 8.2. Экспорт в PDF-формате Adobe Acrobat                        |
| 8.3. Послойные распечатки проекта                               |
| 8.4. Формирование распечатки видов сборки узла                  |
| 8.5. Экспорт данных для сверловки                               |
| 8.6. Экспорт в формате фотоплоттера GERBER                      |
| 8.7. Экспорт в формате ODB++                                    |
| 9. Разработка графических конструкторских документов средствами |
| AutoCAD 2002                                                    |
| 9.1. Общая характеристика графических средств AutoCAD 2002 173  |
| 9.2. Нанесение размеров и предельных отклонений на чертеже      |
| 9.3. Создание и управление свойствами плавающих видовых окон    |
| в AutoCAD 2002                                                  |
| 9.4. Подключение форматок к чертежу AutoCAD                     |
| 9.5. Заполнение реквизитов документа                            |
| 9.6. Формирование чертежей функционального узла                 |
| Список литературы                                               |